전원 관리 선형 및 저손실(LDO) 레귤레이터

LP2992

활성

250mA, 16V, 저손실 전압 레귤레이터(활성화 지원)

이 제품의 최신 버전이 있습니다

open-in-new 대안 비교
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
TPS709 활성 역전류 방지 및 활성화를 지원하는 150mA, 30V, 초저 IQ, 저손실 전압 레귤레이터 Wider voltage range
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
TPS7A25 활성 전원 양호 기능을 지원하는 300mA, 18V, 초저 IQ, 고정밀, 조정 가능한 저손실 전압 레귤레이터 This is a 300-mA LDO with power good and lower IQ (2.5 μA)

제품 상세 정보

Output options Fixed Output Iout (max) (A) 0.25 Vin (max) (V) 16 Vin (min) (V) 2.2 Vout (max) (V) 5 Vout (min) (V) 1.5 Fixed output options (V) 1.5, 1.8, 2.5, 3, 3.3, 5 Rating Catalog Noise (µVrms) 30 PSRR at 100 KHz (dB) 40 Iq (typ) (mA) 0.065 Thermal resistance θJA (°C/W) 72 Load capacitance (min) (µF) 4.7 Regulated outputs (#) 1 Features Enable, Soft start Accuracy (%) 2 Dropout voltage (Vdo) (typ) (mV) 450 Operating temperature range (°C) -40 to 125
Output options Fixed Output Iout (max) (A) 0.25 Vin (max) (V) 16 Vin (min) (V) 2.2 Vout (max) (V) 5 Vout (min) (V) 1.5 Fixed output options (V) 1.5, 1.8, 2.5, 3, 3.3, 5 Rating Catalog Noise (µVrms) 30 PSRR at 100 KHz (dB) 40 Iq (typ) (mA) 0.065 Thermal resistance θJA (°C/W) 72 Load capacitance (min) (µF) 4.7 Regulated outputs (#) 1 Features Enable, Soft start Accuracy (%) 2 Dropout voltage (Vdo) (typ) (mV) 450 Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 WSON (NGD) 6 9.6068 mm² 2.92 x 3.29
  • V IN range (new chip): 2.5 V to 16 V
  • V OUT range (new chip):
    • 1.2 V to 5.0 V (fixed, 100-mV steps)
  • V OUT accuracy:
    • ±1% for A-grade legacy chip
    • ±1.5% for standard-grade legacy chip
    • ±0.5% for new chip only
  • ±1% output accuracy over load, and temperature for new chip
  • Output current: Up to 250 mA
  • Low I Q (new chip): 69 µA at I LOAD = 0 mA
  • Low I Q (new chip): 875 µA at I LOAD = 250 mA
  • Shutdown current:
    • 0.01 µA (typ) for legacy chip
    • 1.12 µA (typ) for new chip
  • Low noise: 30 µV RMS with 10-nF bypass capacitor
  • Output current limiting and thermal protection
  • Stable with 2.2-µF ceramic capacitors
  • High PSRR: 70 dB at 1 kHz, 40 dB at 1 MHz
  • Operating junction temperature: –40°C to 125°C
  • Package: 5-pin SOT-23 (DBV)
  • V IN range (new chip): 2.5 V to 16 V
  • V OUT range (new chip):
    • 1.2 V to 5.0 V (fixed, 100-mV steps)
  • V OUT accuracy:
    • ±1% for A-grade legacy chip
    • ±1.5% for standard-grade legacy chip
    • ±0.5% for new chip only
  • ±1% output accuracy over load, and temperature for new chip
  • Output current: Up to 250 mA
  • Low I Q (new chip): 69 µA at I LOAD = 0 mA
  • Low I Q (new chip): 875 µA at I LOAD = 250 mA
  • Shutdown current:
    • 0.01 µA (typ) for legacy chip
    • 1.12 µA (typ) for new chip
  • Low noise: 30 µV RMS with 10-nF bypass capacitor
  • Output current limiting and thermal protection
  • Stable with 2.2-µF ceramic capacitors
  • High PSRR: 70 dB at 1 kHz, 40 dB at 1 MHz
  • Operating junction temperature: –40°C to 125°C
  • Package: 5-pin SOT-23 (DBV)

The LP2992 is a fixed-output, wide-input, low-noise, low-dropout voltage regulator supporting an input voltage range from 2.5 V to 16 V and up to 250 mA of load current. The LP2992 supports an output range of 1.2 V to 5.0 V (for new chip).

Additionally, the LP2992 (new chip) has a 1% output accuracy across load, and temperature that can meet the needs of low-voltage microcontrollers (MCUs) and processors.

Low output noise of 30 µV RMS (with 10-nF bypass capacitors) and wide bandwidth PSRR performance of greater than 70 dB at 1 kHz and 40 dB at 1 MHz help attenuate the switching frequency of an upstream DC/DC converter and minimize post regulator filtering.

The internal soft-start time and current limit protection reduce inrush current during start up, thus minimizing input capacitance. Standard protection features, such as overcurrent and overtemperature protection, are included.

The LP2992 is available in a 5-pin 2.9-mm × 2.8-mm SOT-23 (DBV) package.

The LP2992 is a fixed-output, wide-input, low-noise, low-dropout voltage regulator supporting an input voltage range from 2.5 V to 16 V and up to 250 mA of load current. The LP2992 supports an output range of 1.2 V to 5.0 V (for new chip).

Additionally, the LP2992 (new chip) has a 1% output accuracy across load, and temperature that can meet the needs of low-voltage microcontrollers (MCUs) and processors.

Low output noise of 30 µV RMS (with 10-nF bypass capacitors) and wide bandwidth PSRR performance of greater than 70 dB at 1 kHz and 40 dB at 1 MHz help attenuate the switching frequency of an upstream DC/DC converter and minimize post regulator filtering.

The internal soft-start time and current limit protection reduce inrush current during start up, thus minimizing input capacitance. Standard protection features, such as overcurrent and overtemperature protection, are included.

The LP2992 is available in a 5-pin 2.9-mm × 2.8-mm SOT-23 (DBV) package.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
TPS7A24 활성 200mA, 18V, 초저 IQ, 저손실(LDO) 전압 레귤레이터(활성화) Pin-to-pin option with ultra-low-IQ (2 µA)

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
5개 모두 보기
유형 직함 날짜
* Data sheet LP2992 Micropower 250-mA Low-Noise Ultra-Low-Dropout Regulator in SOT-23 and WSON Packages Designed for Use With Very Low-ESR Output Capacitors datasheet (Rev. K) PDF | HTML 2023/12/05
White paper Parallel LDO Architecture Design Using Ballast Resistors PDF | HTML 2022/12/14
White paper Comprehensive Analysis and Universal Equations for Parallel LDO's Using Ballast PDF | HTML 2022/12/13
Selection guide Low Dropout Regulators Quick Reference Guide (Rev. P) 2018/03/21
Application note AN-1028 Maximum Power Enhancement Techniques for Power Packages (Rev. B) 2013/05/06

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

DRV8353RH-EVM — DRV8353RH 3상 스마트 게이트 드라이버 평가 모듈

The DRV8353RH-EVM is a 15A, 3-phase brushless DC drive stage based on the DRV8353RH gate driver and CSD19532Q5B NexFET™ MOSFETs.

The module has individual DC bus and phase voltage sense as well as individual low-side current shunt amplifiers, making this evaluation module ideal for sensorless BLDC (...)

사용 설명서: PDF
평가 보드

DRV8353RS-EVM — DRV8353RS 3상 스마트 게이트 드라이버 평가 모듈

The DRV8353RS-EVM is a 15A, 3-phase brushless DC drive stage based on the DRV8353RS gate driver and CSD19532Q5B NexFET™ MOSFETs.

The module has individual DC bus and phase voltage sense as well as individual low-side current shunt amplifiers, making this evaluation module ideal for sensorless BLDC (...)

사용 설명서: PDF
TI.com에서 구매 불가
평가 보드

LMG5200POLEVM-10 — LMG5200 GaN 48V~1V PoL(Point of Load) 평가 모듈

LMG5200POLEVM-10 EVM은 48V~1V 애플리케이션에서 LMG5200 GaN 전력계와 TPS53632G 하프 브리지 부하 지점 컨트롤러 평가 용도로 설계되었습니다.  이 EVM은 전류 더블러 정류기가 있는 단일 단계 하드 스위치형 하프 브리지로서 48V~1V 컨버터를 구현합니다.  이 EVM은 36~75V 입력 전압을 지원하며 최대 50A의 출력 전류를 지원합니다.  이 토폴로지는 높은 강압(스텝다운) 비율을 지원하면서 동시에 상당한 수준의 출력 전류와 제어성을 제공합니다.

사용 설명서: PDF
TI.com에서 구매 불가
시뮬레이션 모델

LP2992_1P5 PSpice Transient Model

SNVM642.ZIP (42 KB) - PSpice Model
시뮬레이션 모델

LP2992_1P5 Unencrypted PSpice Transient Model

SNVMA91.ZIP (1 KB) - PSpice Model
시뮬레이션 모델

LP2992_1P8 PSpice Transient Model

SNVM639.ZIP (39 KB) - PSpice Model
시뮬레이션 모델

LP2992_1P8 TINA-TI Reference Design

SNVMA20.TSC (143 KB) - TINA-TI Reference Design
시뮬레이션 모델

LP2992_1P8 TINA-TI Transient Spice Model

SNVMA19.ZIP (8 KB) - TINA-TI Spice Model
시뮬레이션 모델

LP2992_1P8 Unencrypted PSpice Transient Model

SNVMA94.ZIP (1 KB) - PSpice Model
시뮬레이션 모델

LP2992_2P5 PSpice Transient Model

SNVM641.ZIP (40 KB) - PSpice Model
시뮬레이션 모델

LP2992_2P5 TINA-TI Reference Design

SNVMA21.TSC (168 KB) - TINA-TI Reference Design
시뮬레이션 모델

LP2992_2P5 TINA-TI Transient Spice Model

SNVMA22.ZIP (8 KB) - TINA-TI Spice Model
시뮬레이션 모델

LP2992_2P5 Unencrypted PSpice Transient Model

SNVMA92.ZIP (1 KB) - PSpice Model
시뮬레이션 모델

LP2992_3P3 PSpice Transient Model

SNVM640.ZIP (39 KB) - PSpice Model
시뮬레이션 모델

LP2992_3P3 Unencrypted PSpice Transient Model

SNVMA93.ZIP (1 KB) - PSpice Model
시뮬레이션 모델

LP2992_5P0 PSpice Transient Model

SNVM643.ZIP (40 KB) - PSpice Model
시뮬레이션 모델

LP2992_5P0 Unencrypted PSpice Transient Model

SNVMA90.ZIP (1 KB) - PSpice Model
레퍼런스 디자인

TIDA-01555 — 여러 ADC를 사용하는 동시, 일관된 DAQ를 위한 유연한 인터페이스(PRU-ICSS) 레퍼런스 설계

이 레퍼런스 디자인은 PRU-ICSS(프로그래밍 가능한 실시간 유닛)를 사용하여 입력 채널 수를 확장하기 위해 Sitara Arm 프로세서와 여러 고전압 양극 입력, 8채널, MUX 입력 SAR ADC(6)를 연결하기 위한 인터페이스 구현을 보여줍니다. ADC는 모든 ADC에서 동일한 채널을 동시에 샘플링하도록 구성됩니다. 이 설계는 라인 사이클당 640개의 샘플을 샘플링하여 1536ksps(각 샘플 = 16비트) 데이터 속도를 처리하는 PRU-ICSS의 기능을 강조합니다. 50Hz 사이클의 경우 이는 동시에 6개의 ADC에서 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

PMP22089 — GaN 기술을 지원하는 하프 브리지 부하 지점 컨버터 레퍼런스 설계

This reference design modifies the inboard transformer turns ratio from 5:1 to 3:1 to reduce input the range. The board supports input voltages from 24 V to 32 V and output voltages between 0.5 V to 1.0 V with output currents up to 40 A. This topology efficiently supports the high step-down ratio (...)
Test report: PDF
회로도: PDF
레퍼런스 디자인

TIDA-010060 — 그리드 애플리케이션용 오프라인(비절연) AC/DC 전원 공급 장치 아키텍처 레퍼런스 설계

이 레퍼런스 디자인은 가정용 회로 인터럽터, 회로 차단기, 홈 자동화 장비 및 100mA 미만의 가전 제품과 같은 유선 전원 애플리케이션을 위한 세 가지 비절연 AC/DC 전원 공급 장치 토폴로지를 보여줍니다. 세 가지 토폴로지는 다음과 같습니다.
  • 인덕터를 사용하는 오프라인 스위처
  • 스위치드 커패시터를 사용하는 AC 라인 레귤레이터(능동 클램프 커패시터 드롭 기반 전원 공급 장치)
  • 커패시티브 드롭 레귤레이터(커패시터 드롭 전원 공급 장치)


효율성, 시동 시간, 솔루션 크기의 장단점은 다양한 입력 및 출력 조건을 위한 아키텍처에 걸쳐 (...)

Design guide: PDF
회로도: PDF
레퍼런스 디자인

PMP40347 — 전자계량기를 위한 3상 AC 입력, 12W 출력 레퍼런스 설계

This reference design was designed for the 3 Phase E-meter application. It uses the UCC28600 quasi-resonant flyback controller to generate three 3KV isolated output rails from an extremely wide input source from 110VAC to 420VAC. The 3 output rails have independent protections to improve system (...)
Test report: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00368 — 차동 ADC/MCU와 전류 출력 홀 센서 및 CT의 인터페이스를 위한 레퍼런스 디자인

This reference design provides interfacing current output Hall sensors and current transformers to differential ADC (standalone and integrated into MCU). The differential signal conditioning circuit is designed to measure motor current with an accuracy of ±0.5% across operating (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-00316 — 의사 차동 ADC/MCU와 전류 출력 홀 센서 및 CT의 인터페이스를 위한 레퍼런스 디자인

This reference design provides interfacing current output Hall sensors and current transformers to pseudo-differential ADC (standalone and integrated into MCU). Two variants of signal conditioning circuits are designed to measure motor current using bipolar and unipolar supply voltages (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOT-23 (DBV) 5 Ultra Librarian
WSON (NGD) 6 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상