데이터 시트
SN65C1168E-SEP
- VID V62/19606
- Radiation hardened
- Single event latch-up (SEL) immune to 43 MeV-cm2/mg at 125°C
- ELDRS-free to 30 krad(Si)
- Total ionizing dose (TID) RLAT for every wafer lot up to 20 krad(Si)
- Space Enhanced Plastic
- Controlled baseline
- Gold wire
- NiPdAu lead finish
- One assembly and test site
- One fabrication site
- Available in military (–55°C to 125°C) temperature range
- Extended product life cycle
- Extended product-change notification
- Product traceability
- Enhanced mold compound for low outgassing
- Meet or exceed standards TIA/EIA-422-B and ITU recommendation V.11
- Operate from single 5-V power supply
- ESD protection for RS-422 bus pins
- ±12-kV human-body model (HBM)
- ±8-kV IEC 61000-4-2, contact discharge
- ±8-kV IEC 61000-4-2, air-gap discharge
- Low-pulse skew
- Receiver input impedance . . . 17 kΩ (typical)
- Receiver input sensitivity . . . ±200 mV
- Receiver common-mode input voltage range of
–7 V to 7 V - Glitch-free power-up/power-down protection
The SN65C1168E-SEP consists of dual drivers and dual receivers with ±12-kV ESD (HBM) and ±8-kV ESD (IEC61000-4-2 Air-Gap Discharge and Contact Discharge) for RS-422 bus pins. The device meets the requirements of TIA/EIA-422-B and ITU recommendation V.11. Some parameters do not meet all TIA/EIA-422-B and ITU recommendation V.11 requirements after 20-krad(Si) TID exposure.
The SN65C1168E-SEP drivers have individual active-high enables.
기술 자료
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
9개 모두 보기 유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | SN65C1168E-SEP Dual Differential Drivers and Receivers With ±12-kV ESD Protection datasheet | PDF | HTML | 2019/07/23 |
* | Radiation & reliability report | SN65C1168E-SEP Single-Event Latch-Up (SEL) Radiation Report | 2020/10/30 | |
* | VID | SN65C1168E-SEP VID V6219606 | 2020/08/06 | |
* | Radiation & reliability report | SN65C1168E-SEP Reliability Report | 2019/06/24 | |
* | Radiation & reliability report | SN65C1168E-SEP Total Ionizing Dose (TID) Radiation Report | 2019/04/02 | |
Selection guide | TI Space Products (Rev. J) | 2024/02/12 | ||
Technical article | 우주 항공 강화 제품이 저지구 궤도 애플리케이션의 과제를 해결하는 방법 (Rev. A) | PDF | HTML | 2024/01/11 | |
Application note | Reduce the Risk in Low-Earth Orbit Missions with Space Enhanced Plastic Products (Rev. A) | PDF | HTML | 2022/09/15 | |
Application brief | Space-Grade, 30-krad, Isolated RS-422 Serial Transceiver Circuit | PDF | HTML | 2021/06/01 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
평가 보드
14-24-LOGIC-EVM — 14핀~24핀 D, DB, DGV, DW, DYY, NS 및 PW 패키지용 로직 제품 일반 평가 모듈
14-24-LOGIC-EVM 평가 모듈(EVM)은 14핀~24핀 D, DW, DB, NS, PW, DYY 또는 DGV 패키지에 있는 모든 로직 장치를 지원하도록 설계되었습니다.
시뮬레이션 툴
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
TSSOP (PW) | 16 | Ultra Librarian |
주문 및 품질
포함된 정보:
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
포함된 정보:
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.