SN65HVD08
- Operates with a 3-V to 5.5-V supply
- Consumes less than 90-mW Quiescent power
- Open-circuit, short-circuit, and idle-bus failsafe receiver
- 1/8th Unit-load (up to 256 nodes on the bus)
- Bus-pin ESD protection exceeds 16-kV HBM
- Driver output voltage slew-rate limited for optimum signal quality at 10 Mbps
- Electrically compatible with ANSI TIA/EIA-485 standard
The SN65HVD08 combines a 3-state differential line driver and differential line receiver designed for balanced data transmission and interoperation with ANSI TIA/EIA-485-A and ISO-8482E standard-compliant devices.
The wide supply voltage range and low quiescent current requirements allow the SN65HVD08s to operate from a 5-V power bus in the cable with as much as a 2-V line voltage drop. Busing power in the cable can alleviate the need for isolated power to be generated at each connection of a ground-isolated bus.
The driver differential outputs and receiver differential inputs connect internally to form a differential input/output (I/O) bus port that is designed to offer minimum loading to the bus whenever the driver is disabled or not powered. The drivers and receivers have active-high and active-low enables respectively, which can be externally connected together to function as a direction control.
관심 가지실만한 유사 제품
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | SNx5HVD08 Wide Supply Range RS-485 Transceiver datasheet (Rev. E) | PDF | HTML | 2023/03/11 |
EVM User's guide | RS-485 Half-Duplex EVM User's Guide (Rev. C) | PDF | HTML | 2021/09/01 | |
Application note | The RS-485 Unit Load and Maximum Number of Bus Connections | 2004/03/15 | ||
Application note | RS-485 for Digital Motor Control Applications | 2003/05/12 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
RS485-HF-DPLX-EVM — RS-485 하프 듀플렉스 평가 모듈
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
PDIP (P) | 8 | Ultra Librarian |
SOIC (D) | 8 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.