인터페이스 LIN 트랜시버

SN65HVDA100-Q1

활성

LIN 물리적 인터페이스

이 제품의 최신 버전이 있습니다

open-in-new 대안 비교
비교 대상 장치보다 업그레이드된 기능을 지원하는 즉각적 대체품
TLIN1021A-Q1 활성 인히비트 및 웨이크를 지원하는 오토모티브 고장 방지 LIN 트랜시버 Newer version

제품 상세 정보

Protocols LIN Number of channels 1 Supply voltage (V) 5 to 27 Bus fault voltage (V) -27 to 45 Signaling rate (max) (Bits) 100000 Rating Automotive
Protocols LIN Number of channels 1 Supply voltage (V) 5 to 27 Bus fault voltage (V) -27 to 45 Signaling rate (max) (Bits) 100000 Rating Automotive
SOIC (D) 8 29.4 mm² 4.9 x 6
  • AEC-Q100 (Grade 1) qualified for automotive applications
  • Compliant with LIN 2.0, LIN 2.1, LIN 2.2, LIN 2.2A, and ISO/DIS 17987-4 electrical physical layer (EPL) specification
  • Extended operation with supply from 5 V to 27 V DC
  • LIN Transmits speed up to 20-kbps (LIN specified maximum), high-speed receive capable
  • Sleep mode: ultra-low current consumption allows wake-up events from:
    • LIN bus
    • wake-up through EN
  • Wake-up request on RXD pin
  • Wake-up source recognition on TXD pin
  • Interfaces to MCU with 5-V or 3.3-V I/O pins
  • High electromagnetic compatibility (EMC)
  • Control of external voltage regulator (INH Pin)
  • Supports ISO9141 (K-line)
  • ESD protection to ±12 kV (human body model) on LIN pin
  • LIN pin handles voltage from –27 V to 45 V (short to battery or ground)
  • Survives transient damage in automotive environment (ISO 7637)
  • Undervoltage protection on VSUP
  • TXD dominant state time-out protection
  • Prevention of false wakeups with false wake-up lockout
  • Thermal shutdown
  • Unpowered node or ground disconnection failsafe at system level, node does not disturb bus (no load on bus)
  • AEC-Q100 (Grade 1) qualified for automotive applications
  • Compliant with LIN 2.0, LIN 2.1, LIN 2.2, LIN 2.2A, and ISO/DIS 17987-4 electrical physical layer (EPL) specification
  • Extended operation with supply from 5 V to 27 V DC
  • LIN Transmits speed up to 20-kbps (LIN specified maximum), high-speed receive capable
  • Sleep mode: ultra-low current consumption allows wake-up events from:
    • LIN bus
    • wake-up through EN
  • Wake-up request on RXD pin
  • Wake-up source recognition on TXD pin
  • Interfaces to MCU with 5-V or 3.3-V I/O pins
  • High electromagnetic compatibility (EMC)
  • Control of external voltage regulator (INH Pin)
  • Supports ISO9141 (K-line)
  • ESD protection to ±12 kV (human body model) on LIN pin
  • LIN pin handles voltage from –27 V to 45 V (short to battery or ground)
  • Survives transient damage in automotive environment (ISO 7637)
  • Undervoltage protection on VSUP
  • TXD dominant state time-out protection
  • Prevention of false wakeups with false wake-up lockout
  • Thermal shutdown
  • Unpowered node or ground disconnection failsafe at system level, node does not disturb bus (no load on bus)

The SN65HVDA100-Q1 device is a Local Interconnect Network (LIN) physical interface, which integrates the serial transceiver with wakeup and protection features. The LIN bus is a single-wire bidirectional bus typically used for low-speed in-vehicle networks using data rates from 2.4 kbps to 20 kbps. The LIN protocol output data stream on TXD is converted by the SN65HVDA100-Q1 into the LIN bus signal through a current-limited wave-shaping driver as outlined by the LIN Physical Layer Specification and ISO 17987. The receiver converts the data stream from the LIN bus and outputs the data stream through RXD. The LIN bus has two states: dominant state (voltage near ground) and recessive state (voltage near battery). In the recessive state, the LIN bus is pulled high by the internal pullup resistor (30 kΩ) and series diode, so no external pullup components are required for responder applications. Commander applications require an external pullup resistor (1 kΩ) plus a series diode per the LIN specification.

The SN65HVDA100-Q1 device is a Local Interconnect Network (LIN) physical interface, which integrates the serial transceiver with wakeup and protection features. The LIN bus is a single-wire bidirectional bus typically used for low-speed in-vehicle networks using data rates from 2.4 kbps to 20 kbps. The LIN protocol output data stream on TXD is converted by the SN65HVDA100-Q1 into the LIN bus signal through a current-limited wave-shaping driver as outlined by the LIN Physical Layer Specification and ISO 17987. The receiver converts the data stream from the LIN bus and outputs the data stream through RXD. The LIN bus has two states: dominant state (voltage near ground) and recessive state (voltage near battery). In the recessive state, the LIN bus is pulled high by the internal pullup resistor (30 kΩ) and series diode, so no external pullup components are required for responder applications. Commander applications require an external pullup resistor (1 kΩ) plus a series diode per the LIN specification.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
2개 모두 보기
유형 직함 날짜
* Data sheet SN65HVDA100-Q1 LIN Physical Interface datasheet (Rev. D) PDF | HTML 2022/04/19
Application note LIN Protocol and Physical Layer Requirements (Rev. A) PDF | HTML 2022/08/24

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
레퍼런스 디자인

TIDA-00271 — 원격 카메라 및 레이더 모듈을 위한 ADAS 센서 상호 연결 레퍼런스 디자인 보드

The ADAS Sensor Interconnect Board is intended for applications where remote sensors like cameras, LIDAR or radar modules need to be connected to a central processing ECU. The board supports up to 3 coaxial and 1 LVDS twisted pair data inputs as well as 3 FMC cable and 1 board to board connector as (...)
Test report: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOIC (D) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상