TDP142-Q1
- AEC-Q100 qualified for automotive applications:
- Temperature: –40°C to 105°C, TA
- DisplayPort™ 1.4 up to 8.1Gbps (HBR3)
- Ultra-low-power architecture
- Linear redriver with up to 12dB at 4.05GHz equalization
- Transparent to DisplayPort™ link training
- Configuration through GPIO or I2C
- Hot-Plug capable
- Support DisplayPort™ dual-mode standard version 1.1 (AC-coupled HDMI)
- Available in a 7mm × 5mm, 0.5mm pitch VQFN package
The TDP142-Q1 is a DisplayPort™ (DP) linear redriver that is able to snoop AUX and HPD signals. The device complies with the VESA DisplayPort™ standard Version 1.4, and supports a 1-lane to 4-lane Main Link interface signaling up to HBR3 (8.1Gbps per lane). Additionally, this device is position independent. The TDP142-Q1 can be placed inside source, cable or sink effectively providing a "negative loss" component to the overall link budget.
The TDP142-Q1 provides several levels of receive linear equalization to compensate for cable and board trace loss due to inter symbol interference (ISI). The TDP142-Q1 operates on a single 3.3V supply and comes in an automotive grade 2 temperature range.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TDP142-Q1 DisplayPort™ 8.1 Gbps Linear Redriver datasheet | PDF | HTML | 2024/11/08 |
EVM User's guide | TDP142-Q1 Evaluation Model User's Guide | PDF | HTML | 2024/11/08 | |
Certificate | TDP142Q1-EVM Declaration of Conformity | 2024/09/05 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
TDP142EVM — TDP142 DisplayPort™ 8.1Gbps 선형 리드라이버 평가 모듈
TDP142Q1-EVM — TDP142-Q1 evaluation module
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
VQFN (RGF) | 40 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치