TUSB1210
- USB2.0 PHY transceiver chip, designed to interface with a USB controller through a ULPI interface, fully compliant with:
- Universal serial bus specification Rev. 2.0
- On-the-go supplement to the USB 2.0 specification Rev. 1.3
- UTMI+ low pin interface (ULPI) specification Rev. 1.1
- ULPI 12-pin SDR interface
- DP/DM line external component compensation (patent #US7965100 B1)
- Interfaces to host, peripheral and OTG device cores; optimized for portable devices or system ASICs with built-in USB OTG device core
- Complete USB OTG physical front-end that supports host negotiation protocol (HNP) and session request protocol (SRP)
- VBUS overvoltage protection circuitry protects VBUS pin in range –2 V to 20 V
- Internal 5-V short-circuit protection of DP, DM, and ID pins for cable shorting to VBUS pin
- ULPI interface:
- I/O interface (1.8 V) optimized for nonterminated 50 Ω line impedance
- ULPI CLOCK pin (60 MHz) supports input and output clock configurations
- Fully programmable ULPI-compliant register set
- Full industrial grade operating temperature range from –40°C to 85°C
- Available in a 32-pin quad flat no lead [QFN (RHB)] package
The TUSB1210 is a USB2.0 transceiver chip, designed to interface with a USB controller through a ULPI interface. The device supports all USB2.0 data rates (high-speed 480 Mbps, full-speed 12 Mbps, and low-speed 1.5 Mbps), and is compliant to both host and peripheral modes. The device additionally supports a UART mode and legacy ULPI serial modes. TUSB1210 also supports the OTG (Ver1.3) optional addendum to the USB 2.0 Specification, including HNP and SRP.
The DP/DM external component compensation in the transmitter compensates for variations in the series impendence in order to match with the data line impedance and the receiver input impedance, to limit data reflections and thereby improve eye diagrams.
관심 가지실만한 유사 제품
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TUSB1210 Stand-Alone USB Transceiver Chip Silicon datasheet (Rev. J) | PDF | HTML | 2021/07/22 |
* | Errata | TUSB1210 Errata | 2011/01/20 | |
White paper | A Primer on USB Type-C and Power Delivery Applications and Requirements (Rev. B) | PDF | HTML | 2022/03/25 | |
EVM User's guide | TUSB1210 EVM User's Guide | 2014/09/17 | ||
Application note | TUSB121x USB2.0 Board Guidelines | 2011/10/13 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
TUSB1210EVM — TUSB1210 DP/DM 라인 외부 부품 보상, Vbus 과전압 보호 회로 EVM
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
VQFN (RHB) | 32 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.