DS100MB203
- 10.3Gbps デュアル・レーン2:1 マルチプレクサ/1:2 スイッチ
- 使用していないチャネルをパワーダウン可能
- 高度の信号調整機能
- 5GHz で最大36dB の受信イコライジング
- 最大- 12dB の送信デエンファシス
- 送信出力電圧制御: 600mV ~ 1,300mV
- ピン選択、EEPROM、またはSMBus インタフェースを介してプログラム可能
- 単一電源動作: 2.5V または3.3V
- –40°C ~85°C動作温度
- HBM ESD 耐圧: TBD kV
Supported Protocols
- 10GE、10G-KR
- PCIe Gen-1/2/3
- SAS/SATA、ファイバ・チャネル
- XAUI、RXAUI
- sRIO、Infiniband
- その他、最大10.3Gbps の伝送プロトコル
DS100MB203 は、10GE、10G-KR (802.3ap)、ファイバ・チャネル、PCIe、Infiniband、SATA/SAS、その他最大10.3Gbps のデータレートの高速バス・アプリケーションに最適な信号調整機能を備えたデュアル・ポートの2:1 マルチプレクサ/1:2 スイッ チです。 受信イコライザ(CTLE) は、バックプレーン配線やケーブルなどの伝送路で生じる符号間干渉(ISI) により閉じられた入 力アイを開きます。この機能により、外部信号コンディショナは不要になります。 トランスミッタは、600mVp-p ~ 1300mVp-p の 間でプログラム可能な振幅電圧レベルと最大12dBのデエンファシスを備えています。
DS100MB203 は、PCIe、SAS/SATA、10G-KR、その他の高速信号プロトコルをサポートするように設定できます。 選択し た動作モードに基づき、DS100MB203 は信号調整レベルをシームレスに適応させ、制御信号(SAS/SATA OOB、PCIe BEACONs & IDLE) の管理を行います。 10G-KR (802.3ap) または PCIe (Gen-3 専用) モードでは、DS100MB203 によってホ スト・コントローラとエンド・ポイントは、バック・チャネル・シグナリングを使用して送信イコライザ係数を調整して、トランスペア レントでフルリンクを最適化できます。 これらの機能により、設計の複雑さを抑えながら、電気レベルとシステム・レベルの両方 で相互運用性が保証されます。
390mW合計 (typ) の低消費電力と使用しないチャネルをオフにするためのオプションにより、DS100MB203 はエネルギー効率 のよいシステム設計を可能にします。 デバイスの駆動には、3.3V または2.5V の単一電源が必要です。 プログラム可能な設 定はピン設定、SMBus (I2C) プロトコルを介して適用するか、または外部EEPROM から直接ロードできます。 EEPROM モード での動作時は、電源投入時に自動的に構成情報がロードされ、外部マイクロプロセッサやソフトウェア・ドライバは必要あり ません。
DS100MB203 は低消費電力で使用していないチャネルをオフにするための制御を備えた、エネルギー効率の高いPowerWise ファミリ製品です。
注意: 本書は完全なデータシートではありません。 本製品の詳細やサンプルのご注文は、テキサス・インスツルメンツの最寄 りの販売代理店までお問い合わせいただくか、 http://www.ti.com をご覧ください。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DS100MB203 イコライザ/デエンファシス内蔵、デュアル・レーン2:1/1:2 マルチプレクサ/バッファ データシート | 最新英語版 (Rev.D) | PDF | HTML | 2012年 4月 20日 | |
アプリケーション・ノート | Extend reach with Ethernet Redrivers and Retimers for 10G-12.5G Applications (Rev. A) | 2023年 1月 31日 | ||||
アプリケーション・ノート | Understanding EEPROM Programming for High Speed Repeaters and Mux Buffers | 2014年 10月 9日 | ||||
ユーザー・ガイド | DS100MB203EVK User's Guide | 2012年 10月 17日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DS100MB203EVK — デュアル・レーン、2:1/1:2 マルチプレクサ/バッファ SMA 評価キット
The DS100MB203EVK is a dual Lane 2:1/1:2 Mux/Buffer SMA evaluation kit. It provides a complete high bandwidth platform to evaluate the signal integrity and signal conditioning features of the DS100MB203SQ – 10.3125 Gbps Dual Lane 2:1/1:2 Mux/Buffer with Equalization and De-Emphasis.
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WQFN (NJY) | 54 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。