DS92LV2421
- 24ビット・データ、3ビット制御、10~75MHzクロック
- ACカップリングされたSTP相互接続ケーブル(最大10m)
- シリアライザおよびデシリアライザにターミネーションを内蔵
- At-SpeedリンクBISTモードおよびレポート・ピン
- (オプション) I2C互換のシリアル制御バス
- パワーダウン・モードにより消費電力を最小化
- 1.8Vまたは3.3V互換のLVCMOS I/Oインターフェイス
- –40°C~85°Cの温度範囲
- HBM 8kV超
- シリアライザ(DS92LV2421)
- EMIを低減するデータ・スクランブラ
- ACカップリング用のDCバランス・エンコーダ
- 選択可能な出力VODと調整可能な
ディエンファシス
- デシリアライザ(DS92LV2422)
- 高速なランダムデータ・ロック、リファレンス・クロック不要
- 入力レシーバのイコライゼーションを調整可能
- LOCK (リアルタイム・リンク・ステータス)レポート・ピン
- 出力パラレル・バス(SSCG)のEMIを最小化
- 出力スルーレート制御(OS)
アプリケーション
- 組み込みのビデオおよびディスプレイ
- 医療用画像処理および工場自動化
- オフィス自動化(プリンタおよびスキャナ)
- セキュリティおよびビデオ監視
- 汎用データ通信
All trademarks are the property of their respective owners.
DS92LV242xチップセットは、パラレルの24ビットLVCMOSデータ・インターフェイスを、クロック情報が埋め込まれた単一の高速CMLシリアル・インターフェイスへ変換します。この単一のシリアル・ストリームにより、クロックおよびデータ間のスキューの問題が解消され、コネクタのサイズが小さくなり、24ビット以下のバスをFR-4プリント基板のバックプレーンおよび平衡ケーブルで伝送する相互接続のコストを削減できます。さらに、DS92LV242xチップセットには低速の信号用に3ビットの制御バスも搭載されています。これによって、ピクセルごとに24ビット(RGB)までのビデオおよびディスプレイ・アプリケーションに使用できます。
プログラム可能な転送ディエンファシス、受信のイコライゼーション、オンチップでのスクランブル処理、およびDC平衡化により、損失の多いケーブルやバックプレーンでも長距離の転送が可能になります。DS92LV2422は外部のリファレンス・クロックや特別な同期パターンを必要とせず、受信データへ自動的にロックするため、簡単な操作が可能です。低電圧の差動信号、レシーバのドライブ強度の制御、およびスペクトラム拡散クロック機能を使用することで、EMIが最小限に抑えられます。
DS92LV242xチップセットは、I2Cインターフェイスまたはピン経由でプログラム可能です。At-Speed BIST機能が組み込まれており、リンクの整合性を検証し、システム診断に使用できます。DS92LV2421は48ピンWQFN、DS92LV2422は60ピンWQFNパッケージで提供されます。どちらのデバイスも、産業用温度範囲である–40°C~85°Cの全域で動作します。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DS92LV242x 10MHz~75MHz、24ビット・チャネル・リンクII シリアライザおよびデシリアライザ データシート (Rev. C 翻訳版) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2016年 7月 6日 |
アプリケーション・ノート | High-Speed Layout Guidelines for Reducing EMI for LVDS SerDes Designs | 2018年 11月 9日 | ||||
アプリケーション・ノート | How to Design LVDS SerDes in Industrial Systems | 2018年 7月 16日 | ||||
技術記事 | Applications of Low Voltage Differential Signaling (LVDS) in Multifunction and Ind | PDF | HTML | 2017年 8月 24日 | |||
アプリケーション・ノート | DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES (Rev. E) | 2013年 4月 29日 | ||||
ユーザー・ガイド | LV24EVK01 Channel Link II Ser/Des Evaluation Kit User Guide | 2012年 1月 25日 | ||||
設計ガイド | Channel Link II Design Guide | 2011年 1月 21日 | ||||
アプリケーション・ノート | クロック/制御信号埋め込み型産業機器向けシリアライザ/デシリアライザ | 英語版 | 2010年 10月 20日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
LV24EVK01 — LV24EVK01 評価キット
The LV24EVK01 is an evaluation kit designed to demonstrate performance and capabilities of the DS92LV2421 and DS92LV2422 Channel Link II Serializer/Deserializer chipset.
The DS92LV2421 serializer board accepts LVCMOS input signals and provides a single serialized Channel Link II CML data pair as an (...)
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WQFN (RHS) | 48 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。