データシート
この製品には新バージョンがあります。
LM46001
- レギュレーション時の静止電流: 24µA
- 軽負荷時でも高効率(DCM および PFM 時)
- EN55022/CISPR 22 EMI 標準に準拠
- 同期整流器内蔵
- 可変スイッチング周波数: 200kHz~2.2MHz (デフォルトは500kHz)
- 外部クロックへの周波数同期
- 内部補償
- セラミック、ポリマー、タンタル、アルミ・コンデンサの多くの組み合わせで安定動作
- パワー・グッド・フラグ出力
- プリバイアスされた負荷へのソフト・スタート
- 内部ソフト・スタート: 4.1ms
- 外部コンデンサによってソフト・スタート時間を延長可能
- 出力電圧トラッキング制御機能
- 高精度のイネーブルによるシステム UVLO 設定
- ヒカップ・モードによる出力短絡保護
- 過熱時のサーマル・シャットダウン保護
- WEBENCH® Power Designerにより、LM46001を使用するカスタム設計を作成
LM46001レギュレータは使いやすい同期整流降圧型DC-DCコンバータで、3.5V~60Vの範囲の入力電圧から、最大1Aの負荷電流を駆動できます。LM46001はごく小さなソリューション・サイズで、非常に高い効率、出力精度、低いドロップアウト電圧を実現します。広範な製品ファミリには、0.5A、2Aの負荷電流の製品が、ピン互換のパッケージで用意されています。ピーク電流モード制御の採用によって、単純な制御ループ補償とサイクル単位の電流制限を実現しています。オプション機能として、プログラム可能なスイッチング周波数、同期、パワー・グッド・フラグ、高精度のイネーブル、内部ソフト・スタート、延長可能なソフト・スタート、トラッキングなどの機能があり、広範なアプリケーション向けの柔軟で使いやすいプラットフォームとなります。不連続導通および周波数の自動低減によって、軽負荷時の効率が向上しています。このファミリは必要な外付け部品がわずかで、単純で最適なPCBレイアウトに適したピン配置です。保護機能として、サーマル・シャットダウン、VCC低電圧誤動作防止、サイクル単位の電流制限、出力短絡保護が搭載されています。LM46001デバイスは、16リードでリード・ピッチ0.65mmのHTSSOPパッケージ(PWP、6.6mm×5.1mm×1.2mm)により供給されます。このデバイスは、LM46000、LM46002、LM43603、LM43602、LM43601、LM43600とピン互換です。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
32 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・モデル
LM46001 Non-Inverting and Inverting PSpice Transient Model (Rev. A)
SLIM319A.ZIP (558 KB) - PSpice Model
シミュレーション・モデル
LM46001 Unencrypted Non-Inverting and Inverting PSpice Transient Model (Rev. A)
SNVM726A.ZIP (7 KB) - PSpice Model
リファレンス・デザイン
TIDA-01056 — 電源効率の最適化と EMI の最小化を実現する 20 ビット、1MSPS DAQ(データ・アクイジション)のリファレンス・デザイン
This reference design for high performance data acquisition (DAQ) systems optimizes power stage in order to reduce power consumption and minimize the effect of EMI from switching regulator by using LMS3635-Q1 buck converter. This reference designs yields 7.2% efficiency improvement at most (...)
リファレンス・デザイン
TIDA-01054 — 高性能 DAQ システムの EMI 効果排除向けマルチレール電源のリファレンス・デザイン
TIDA-01054 リファレンス・デザインは LM53635 降圧コンバータを使用し、16 ビット超のデータ・アクイジション(DAQ)システムに EMI がもたらす性能低下の影響を排除します。降圧コンバータにより、基板面積を節減するとともに EMI によるノイズ劣化を招かずに、電源ソリューションをシグナルパスに近接配置できます。このリファレンス・デザインにより、20 ビットの1MSPS 逐次比較型(SAR)ADC を使用する場合に、100.13dB のシステム SNR 性能を実現できます。これは、外部電源を使用する場合の 100.14dB という SNR 性能に匹敵する値です。
リファレンス・デザイン
TIDA-01055 — 高性能 DAQ システム向け ADC リファレンス電圧バッファ最適化のリファレンス・デザイン
TIDA-01055 は高性能 DAQ システムのリファレンス・デザインで、TI の高速オペアンプ OPA837 の使用により ADC リファレンス・バッファを最適化し、SNR 特性の改善と消費電力の低減を実現します。複合バッファ構成で使用され、従来のオペアンプに比べ消費電力を 22% 改善します。バッファ内蔵リファレンス電圧源は多くの場合、チャネル数の多いシステムでの最適性能の実現に必要な駆動能力が不足しています。 このリファレンス・デザインは複数の ADC を駆動可能なほか、18 ビット 2MSPS 逐次比較型(SAR)ADC を使用して、15.77 ビットのシステム (...)
リファレンス・デザイン
TIDA-01057 — 10Vpp の真の差動入力に対応し、信号ダイナミック・レンジを最大化する最大 20 ビットの ADC のリファレンス・デザイン
This reference design is designed for high performance data acquisition(DAQ) systems to improve the dynamic range of 20 bit differential input ADCs. Many DAQ systems require the measurement capability at a wide FSR (Full Scale Range) in order to obtain sufficient signal dynamic range. Many earlier (...)
リファレンス・デザイン
TIDA-01051 — 自動試験装置向け、FPGA 使用とデータ・スループットを最適化するリファレンス・デザイン
TIDA-01051 リファレンス・デザインは、自動試験機器(ATE)などの非常にチャネル数の多いデータ・アクイジション(DAQ)システムのチャネル密度、統合、消費電力、クロック・ディストリビューション、シグナル・チェーン性能を最適化します。TI の DS90C383B などのシリアライザを使用して、多くの同時サンプリング ADC の出力を複数の LVDS ラインに組み合わせることにより、ホスト FPGA が処理する必要のあるピン数を大幅に低減できます。 その結果、単一 FPGA による非常に多くの DAQ チャネル処理が可能になり、ボード配線の複雑さを大幅に軽減できます。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HTSSOP (PWP) | 16 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点