인터페이스 이더넷 IC 이더넷 리타이머, 리드라이버 및 멀티플렉서 버퍼

DS100MB201

활성

이퀄라이제이션을 지원하는 10.3Gbps 듀얼 레인 2:1/1:2 멀티플렉서/버퍼

제품 상세 정보

Type Mux Buffer Number of channels 4 Input compatibility AC-coupling Speed (max) (Gbpp) 10.3125 Protocols 10G-SR/LR, Fibre Channel, General purpose, Infiniband, SAS/SATA, sRIO Operating temperature range (°C) -40 to 85
Type Mux Buffer Number of channels 4 Input compatibility AC-coupling Speed (max) (Gbpp) 10.3125 Protocols 10G-SR/LR, Fibre Channel, General purpose, Infiniband, SAS/SATA, sRIO Operating temperature range (°C) -40 to 85
WQFN (NJY) 54 55 mm² 10 x 5.5
  • Up to 10.3125 Gbps
  • Dual Lane 2:1 Mux, 1.2 Switch or Fanout
  • Adjustable Transmit Differential Output Voltage (VOD)
  • <0.3 UI of Residual DJ at 10.3125 Gbps with 10” FR4 trace
  • Adjustable Electrical IDLE Detect Threshold
  • Signal Conditioning Programmable through SMBus I/F
  • Single 2.5V Supply Operation
  • >6 kV HBM ESD Rating
  • 3.3V Tolerant SMBus Interface
  • High Speed Signal flow–thru Pinout
  • Package: 54-pin WQFN (10 mm x 5.5 mm)

All trademarks are the property of their respective owners.

  • Up to 10.3125 Gbps
  • Dual Lane 2:1 Mux, 1.2 Switch or Fanout
  • Adjustable Transmit Differential Output Voltage (VOD)
  • <0.3 UI of Residual DJ at 10.3125 Gbps with 10” FR4 trace
  • Adjustable Electrical IDLE Detect Threshold
  • Signal Conditioning Programmable through SMBus I/F
  • Single 2.5V Supply Operation
  • >6 kV HBM ESD Rating
  • 3.3V Tolerant SMBus Interface
  • High Speed Signal flow–thru Pinout
  • Package: 54-pin WQFN (10 mm x 5.5 mm)

All trademarks are the property of their respective owners.

The DS100MB201 is a dual lane 2:1 multiplexer and 1:2 switch or fan-out buffer with signal conditioning suitable for 10GE, Fibre Channel, Infiniband, SATA/SAS and other high-speed bus applications up to 10.31215 Gbps. The device performs receive equalization allowing maximum flexibility of physical placement within a system. The receiver's continuous time linear equalizer (CTLE) provides a boost to compensate for 10” of 4 mil FR4 stripline at 10.3125 Gbps. The DS100MB201 is capable of opening an input eye that is completely closed due to inter-symbol interference (ISI) induced by the interconnect medium. The transmitter features a programmable amplitude voltage levels to be selected from 600 mVp-p to 800 mVp-p. The signal conditioning settings are programmable with register control.

With a typical power consumption of 100 mW/channel at 10.3125 Gbps, and SMBus register control to turn-off unused lanes, the DS100MB201 is part of TI's PowerWise family of energy efficient devices.

The DS100MB201 is a dual lane 2:1 multiplexer and 1:2 switch or fan-out buffer with signal conditioning suitable for 10GE, Fibre Channel, Infiniband, SATA/SAS and other high-speed bus applications up to 10.31215 Gbps. The device performs receive equalization allowing maximum flexibility of physical placement within a system. The receiver's continuous time linear equalizer (CTLE) provides a boost to compensate for 10” of 4 mil FR4 stripline at 10.3125 Gbps. The DS100MB201 is capable of opening an input eye that is completely closed due to inter-symbol interference (ISI) induced by the interconnect medium. The transmitter features a programmable amplitude voltage levels to be selected from 600 mVp-p to 800 mVp-p. The signal conditioning settings are programmable with register control.

With a typical power consumption of 100 mW/channel at 10.3125 Gbps, and SMBus register control to turn-off unused lanes, the DS100MB201 is part of TI's PowerWise family of energy efficient devices.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
1개 모두 보기
유형 직함 날짜
* Data sheet DS100MB201 Dual Lane 2:1/1:2 Mux/Buffer with Equalization datasheet (Rev. A) 2013/04/12

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
WQFN (NJY) 54 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상