DS160PR1601
- 16-lane linear redriver supporting PCIe 4.0, and UPI 2.0
- Supports data rates up to 16-Gbps
- P2P with Intel retimer common footprint
- 64 integrated AC coupling capacitors on TX pins inside package saving board space
- CTLE boosts of 16 dB at 8 GHz
- Analog EyeScan to aid redriver tuning, debug and remote monitoring
- Ultra-low latency of 130 ps
- Low additive random jitter of 100 fs for PRBS data
- Excellent RX/TX return loss of −13 dB at 8 GHz
- Single 3.3 V supply
- Low active power of 160 mW/channel
- I2C/SMBus or EEPROM programming
- Automatic receiver detection for PCIe use cases
- Seamless support for PCIe link training
- Internal voltage regulator provides immunity to supply noise
- High speed production testing for reliable manufacturing
- Support for x4, x8, x16 bus width
- 8.90 mm × 22.80 mm BGA package
The DS160PR1601 is a 32-channel (16-channel in each direction) x16 (16-lane) low-power high-performance linear repeater or redriver designed to support PCIe 4.0, UPI 2.0 and other interfaces up to 16 Gbps.
The DS160PR1601 receivers deploy continuous time linear equalizers (CTLE) to provide a programmable high-frequency boost. The equalizer can open an input eye that is completely closed due to inter-symbol interference (ISI) induced by an interconnect medium, such as PCB traces. The CTLE receiver is followed by a linear output driver. The linear datapaths of DS160PR1601 preserves transmit preset signal characteristics. The linear redriver becomes part of the passive channel that as a whole get link trained for best transmit and receive equalization settings. This transparency in the link training protocol results in best electrical link and lowest possible latency. Low channel-channel cross-talk, low additive jitter and excellent return loss makes the device almost a passive element in the link, but with its equalization.
.
.
관심 가지실만한 유사 제품
비교 대상 장치와 유사한 기능
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | DS160PR1601 16 Gbps 16 Lane Linear Redriver datasheet | PDF | HTML | 2023/02/02 |
User guide | DS160PR1601 and DS320PR1601 Programming Guide (Rev. A) | PDF | HTML | 2023/06/20 | |
EVM User's guide | DS320PR1601-RSC-EVM User's Guide (Rev. A) | PDF | HTML | 2023/01/26 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
DS320PR1601RSCEVM — DS320PR1601 32채널 PCIe® 5.0 선형 리드라이버 평가 모듈
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
NFBGA (ZDG) | 354 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.