TPS7A65-Q1
- Low dropout voltage:
- 300 mV at IOUT = 150 mA
- 7-V to 40-V wide input voltage range
with up to 45-V transients - 300-mA maximum output current
- 25-µA (typical) ultralow quiescent current at light loads
- 3.3-V and 5-V fixed output voltage with ±2% tolerance
- Low-ESR ceramic output stability capacitor
- Integrated fault protection:
- Short-circuit and overcurrent protection
- Thermal shutdown
- Low input-voltage tracking
- Thermally enhanced power package:
- 3-Pin TO-252 (KVU, DPAK)
The TPS7A65-Q1 low-dropout linear voltage regulator is designed for low power consumption and quiescent current less than 25 µA in light-load applications. This device features integrated overcurrent protection and a design to achieve stable operation even with low-ESR ceramic output capacitors. A low-voltage tracking feature allows for a smaller input capacitor and can possibly eliminate the need of using a boost converter during cold crank conditions. Because of these features, this device is well-suited in power supplies for various automotive applications.
您可能會感興趣的類似產品
可直接投入的替代產品,相較於所比較的裝置,具備升級功能
技術文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 2 設計與開發
如需其他條款或必要資源,請按一下下方的任何標題以檢視詳細頁面 (如有)。
參考設計
TIDA-01555 — 彈性介面 (PRU-ICSS) 參考設計,適用於使用多個 ADC 的同步、同調的 DAQ
此參考設計展示了連接多個高電壓雙極輸入、8 通道、多工輸入 SAR ADC (6) 與 Sitara Arm 處理器的介面實作,以使用程式化即時單元 (PRU-ICSS) 擴充輸入通道數量。ADC 配置為在所有 ADC 中同時取樣相同通道。此設計透過每個線路週期取樣 640 個樣本,強調 PRU-ICSS 處理 1536ksps (每個取樣 = 16 位元) 資料率的能力。在 50Hz 週期中,同步對應 6 個 ADC 中每通道 32ksps (每週期 640 個取樣*50Hz*6 個 ADC*8 通道 = 1536 ksps)。此外,第二個 PRU 用於對資料進行後處理,以實現一致的取樣。
封裝 | 針腳 | CAD 符號、佔位空間與 3D 模型 |
---|---|---|
TO-252 (KVU) | 3 | Ultra Librarian |
訂購與品質
內含資訊:
- RoHS
- REACH
- 產品標記
- 鉛塗層/球物料
- MSL 等級/回焊峰值
- MTBF/FIT 估算值
- 材料內容
- 認證摘要
- 進行中持續性的可靠性監測
內含資訊:
- 晶圓廠位置
- 組裝地點
建議產品可能具有與此 TI 產品相關的參數、評估模組或參考設計。