DS250DF810
- 信号コンディショニング機能を備えた 8 チャネルのマルチレート・リタイマ
- すべてのチャネルが独立に 20.2752~25.8Gbps でロック (10.3125Gbps、12.5Gbps などのサブレートを含む)
- 非常に短いレイテンシ:25.78125Gbps のデータ・レートで 500ps 未満 (標準値)
- 単一電源で、低ジッタの基準クロックを必要とせず、AC カップリング・コンデンサを内蔵しているため基板配線が簡単、BOM コストも低減可能
- 2×2 のクロス・ポイントを内蔵
- アダプティブ連続時間リニア・イコライザ (CTLE)
- アダプティブ・デシジョン・フィードバック・イコライザ (DFE)
- 3 タップ FIR フィルタ付きの低ジッタ・トランスミッタ
- 結合イコライゼーションにより、12.9GHz で 35dB を超えるチャネル損失に対応
- 伝送振幅を変更可能:205mVppd~1225mVppd (標準値)
- オンチップのアイ・オープニング・モニタ (EOM)、PRBS パターン・チェッカ/ジェネレータ、フロースルーで簡単に配線できる小型 8mm × 13mm BGA パッケージ
- 独自のピン配置により、パッケージの下に高速信号を配線可能
- ピン互換のリピータを使用可能
DS250DF810 は、信号コンディショニング機能を備えた 8 チャネル、マルチレート・リタイマです。10~15 以下のビット・エラー・レート (BER) を達成しながら、長距離で、損失が大きく、クロストークの影響を受ける高速シリアル・リンクの到達距離と堅牢性を拡張するために使用します。
DS250DF810の各チャネルは、20.6Gbps~25.8Gbpsの連続した範囲のシリアル・データ・レート、またはサポートされている任意のサブレート(÷2および÷4) (10.3125Gbpsや12.5Gbpsなどの主要データ・レートを含む)へ独立にロックされるため、DS250DF810は個別レーンの前方誤り訂正(FEC)パススルーをサポートできます。
物理的な AC カップリング・コンデンサ (TX および RX) を内蔵しているため、PCB 上の外付けコンデンサは不要です。DS250DF810は単一電源で、必要な外部部品も最小限です。これらの特長により、PCB配線の複雑性とBOMコストが低減されます。
DS250DF810の高度なイコライゼーション機能には、低ジッタの3タップ送信有限インパルス応答(FIR)フィルタ、アダプティブ連続時間リニア・イコライザ(CTLE)、アダプティブ・デシジョン・フィードバック・イコライザ(DFE)が含まれています。これにより、複数のコネクタやクロストークが存在する、損失の多い相互接続およびバックプレーンにおいて、到達距離を拡張できます。内蔵のCDR機能は、フロントポート光学モジュール・アプリケーションで、ジッタ・バジェットをリセットし、高速シリアル・データをリタイムするために最適です。DS250DF810 は、各チャネル・ペアに 2x2 のクロスポイントを実装しているため、ホストはレーンクロスとファンアウトのどちらの方法も使用できます。
DS250DF810 は SMBus 経由または外付け EEPROM により構成できます。単一のEEPROMを、最大16個のデバイスで共有できます。非破壊的なオンチップ・アイ・モニタと PRBS ジェネレータ/チェッカにより、インシステム診断が可能です。
詳細リクエスト
IBIS AMI モデル、デバイス プログラミング ガイド、デバイスの GUI プロファイルが入手可能です。ご請求
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DS250DF810 25 Gbps マルチレート 8 チャネル・リタイマ データシート (Rev. C 翻訳版) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2019年 12月 23日 |
アプリケーション・ノート | Implementing Pin Compatible Ethernet Redrivers and Retimers | PDF | HTML | 2024年 10月 28日 | |||
アプリケーション・ノート | Optimal Implementation of 25G-28G Ethernet Retimers versus Redrivers (Rev. B) | PDF | HTML | 2023年 5月 1日 | |||
アプリケーション・ノート | DS2X0DF810 Junction Temperature Readback and Temperature Lock Range (TLR) Extens | PDF | HTML | 2021年 5月 24日 | |||
EVM ユーザー ガイド (英語) | DS250DF810EVM User's Guide (Rev. C) | 2019年 9月 3日 | ||||
アプリケーション・ノート | Transmitter Optimization for ≥ 25Gbps Retimer Links | 2017年 9月 8日 | ||||
その他の技術資料 | Advanced Signal Conditioning Made Easy and Efficient | 2017年 1月 12日 | ||||
Analog Design Journal | Green box testing: A method for optimizing high-speed serial links | 2016年 7月 21日 | ||||
技術記事 | Designing a 25G system: 5 tips to balance power, performance and price | PDF | HTML | 2016年 2月 1日 | |||
アプリケーション・ノート | Understanding EEPROM Programming for 25G and 28G Repeaters and Retimers | 2016年 1月 13日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DS250DF810EVM — DS250DF810EVM 25 Gbps マルチレート 8 チャネル・リタイマ評価モジュール
The DS250DF810EVM allows for easy evaluation of the 25 Gbps retimer DS250DF810. Users are required to supply power and high speed traffic to the EVM via Huber+Suhner 1x8 MXP connectors. Huber+Suhner cables are not included.
Through the onboard USB2ANY connection and EVM software, users can evaluate (...)
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
TIDA-00427 — ***プレースホルダ***
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
FCCSP (ABV) | 135 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。