ホーム インターフェイス イーサネット IC イーサネット・リタイマ、リドライバ、マルチプレクサ、バッファ

DS280DF810

アクティブ

28Gbps マルチレート 8 チャネル リタイマ

製品詳細

Type Retimer Mux Number of channels 8 Input compatibility AC-coupling, CML Speed (max) (Gbpp) 28.4 Protocols 100G-CR, 100GbE, CDFP, CFP2/CFP4, IEEE802.3bj, Infiniband EDR, OIF-CEi-25G-LR/MR/SR/VSR/CR, QSFP28 Operating temperature range (°C) -40 to 85
Type Retimer Mux Number of channels 8 Input compatibility AC-coupling, CML Speed (max) (Gbpp) 28.4 Protocols 100G-CR, 100GbE, CDFP, CFP2/CFP4, IEEE802.3bj, Infiniband EDR, OIF-CEi-25G-LR/MR/SR/VSR/CR, QSFP28 Operating temperature range (°C) -40 to 85
FCCSP (ABV) 135 104 mm² 13 x 8 FCCSP (ABW) 135 104 mm² 13 x 8
  • 信号コンディショニング内蔵の 8 チャネル マルチレート リタイマ
  • すべてのチャネルが独立に 20.2Gbps~28.4Gbps でロック (10.1376Gbps、10.3125Gbps、12.5Gbps などのサブレートを含む)
  • 非常に低いレイテンシ:28.4Gbps のデータ レートで 500ps 未満 (標準値)
  • 単一電源で、低ジッタの基準クロックを必要とせず、AC カップリング コンデンサを内蔵しているため基板配線が簡単、BOM コストも低減可能
  • 2×2 のクロス ポイントを内蔵
  • アダプティブ連続時間リニア イコライザ (CTLE)
  • アダプティブ デシジョン フィードバック イコライザ (DFE)
  • 3 タップ FIR フィルタ付きの低ジッタ トランスミッタ
  • 結合イコライゼーションにより、12.9GHz で 35dB 以上、14GHz で 30dB 以上のチャネル損失に対応
  • 可変送信振幅:205mVppd~1225mVppd (標準値)
  • オンチップのアイ オープニング モニタ (EOM)、PRBS パターン チェッカ/ジェネレータ
  • フロースルー配線が簡単な小型の 8.00mm × 13.00mm BGA パッケージ
  • 独自のピン配置により、パッケージの下に高速信号を配線可能
  • ピン互換のリピータを使用可能
  • 拡張温度範囲:-40 °C~85 °C
  • 信号コンディショニング内蔵の 8 チャネル マルチレート リタイマ
  • すべてのチャネルが独立に 20.2Gbps~28.4Gbps でロック (10.1376Gbps、10.3125Gbps、12.5Gbps などのサブレートを含む)
  • 非常に低いレイテンシ:28.4Gbps のデータ レートで 500ps 未満 (標準値)
  • 単一電源で、低ジッタの基準クロックを必要とせず、AC カップリング コンデンサを内蔵しているため基板配線が簡単、BOM コストも低減可能
  • 2×2 のクロス ポイントを内蔵
  • アダプティブ連続時間リニア イコライザ (CTLE)
  • アダプティブ デシジョン フィードバック イコライザ (DFE)
  • 3 タップ FIR フィルタ付きの低ジッタ トランスミッタ
  • 結合イコライゼーションにより、12.9GHz で 35dB 以上、14GHz で 30dB 以上のチャネル損失に対応
  • 可変送信振幅:205mVppd~1225mVppd (標準値)
  • オンチップのアイ オープニング モニタ (EOM)、PRBS パターン チェッカ/ジェネレータ
  • フロースルー配線が簡単な小型の 8.00mm × 13.00mm BGA パッケージ
  • 独自のピン配置により、パッケージの下に高速信号を配線可能
  • ピン互換のリピータを使用可能
  • 拡張温度範囲:-40 °C~85 °C

DS280DF810 は、信号コンディショニング機能を備えた 8 チャネル、マルチレート リタイマです。10~15 以下のビット エラー レート (BER) を達成しながら、長距離で、損失が大きく、クロストークの影響を受ける高速シリアル リンクの到達距離と堅牢性を拡張するために使用します。

DS280DF810 の各チャネルは、20.2Gbps~28.4Gbps の連続した範囲のシリアル データ レート、またはサポートされている任意のサブレート (÷2 および ÷4、10.1376Gbps、10.3125Gbps、12.5Gbps などの主要データ レートを含む) に独立してロックします。これにより、DS280DF810 はレーンごとの前方誤り訂正 (FEC) パススルーをサポートできます。

物理的な AC カップリング コンデンサ (TX および RX) を内蔵しているため、PCB 上の外付けコンデンサは不要です。DS280DF810 は単一電源を備え、必要な外付け部品は最小限です。これらの特長により、PCB 配線の複雑性と BOM コストが低減されます。

DS280DF810 の高度なイコライゼーション機能には、低ジッタの 3 タップ送信有限インパルス応答 (FIR) フィルタ、アダプティブ連続時間リニア イコライザ (CTLE)、アダプティブ デシジョン フィードバック イコライザ (DFE) が含まれています。これにより、複数のコネクタやクロストークが存在する、損失の多い相互接続およびバックプレーンにおいて、到達距離を延長できます。内蔵の CDR 機能は、フロントポート光学モジュール アプリケーションで、ジッタ バジェットをリセットし、高速シリアル データをリタイムするのに最適です。DS280DF810 は、各チャネル ペアに 2x2 のクロスポイントを実装しているため、ホストはレーンクロスとファンアウトのどちらの方法も使用できます。

DS280DF810 は SMBus 経由または外付け EEPROM により構成できます。単一のEEPROMを、最大16個のデバイスで共有できます。非破壊的なオンチップのアイ モニタと PRBS ジェネレータ / チェッカにより、インシステム診断が可能です。

DS280DF810 は、信号コンディショニング機能を備えた 8 チャネル、マルチレート リタイマです。10~15 以下のビット エラー レート (BER) を達成しながら、長距離で、損失が大きく、クロストークの影響を受ける高速シリアル リンクの到達距離と堅牢性を拡張するために使用します。

DS280DF810 の各チャネルは、20.2Gbps~28.4Gbps の連続した範囲のシリアル データ レート、またはサポートされている任意のサブレート (÷2 および ÷4、10.1376Gbps、10.3125Gbps、12.5Gbps などの主要データ レートを含む) に独立してロックします。これにより、DS280DF810 はレーンごとの前方誤り訂正 (FEC) パススルーをサポートできます。

物理的な AC カップリング コンデンサ (TX および RX) を内蔵しているため、PCB 上の外付けコンデンサは不要です。DS280DF810 は単一電源を備え、必要な外付け部品は最小限です。これらの特長により、PCB 配線の複雑性と BOM コストが低減されます。

DS280DF810 の高度なイコライゼーション機能には、低ジッタの 3 タップ送信有限インパルス応答 (FIR) フィルタ、アダプティブ連続時間リニア イコライザ (CTLE)、アダプティブ デシジョン フィードバック イコライザ (DFE) が含まれています。これにより、複数のコネクタやクロストークが存在する、損失の多い相互接続およびバックプレーンにおいて、到達距離を延長できます。内蔵の CDR 機能は、フロントポート光学モジュール アプリケーションで、ジッタ バジェットをリセットし、高速シリアル データをリタイムするのに最適です。DS280DF810 は、各チャネル ペアに 2x2 のクロスポイントを実装しているため、ホストはレーンクロスとファンアウトのどちらの方法も使用できます。

DS280DF810 は SMBus 経由または外付け EEPROM により構成できます。単一のEEPROMを、最大16個のデバイスで共有できます。非破壊的なオンチップのアイ モニタと PRBS ジェネレータ / チェッカにより、インシステム診断が可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ
詳細リクエスト

IBIS AMI モデル、デバイス プログラミング ガイド、デバイスの GUI プロファイルが入手可能です。ご請求

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DS280DF810 28Gbps マルチレート 8 チャネル リタイマ データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2024年 2月 9日
アプリケーション・ノート Implementing Pin Compatible Ethernet Redrivers and Retimers PDF | HTML 2024年 10月 28日
アプリケーション・ノート Optimal Implementation of 25G-28G Ethernet Retimers versus Redrivers (Rev. B) PDF | HTML 2023年 5月 1日
アプリケーション・ノート Ethernet, Clock and Data Recovery, and Temperature Optimization PDF | HTML 2022年 7月 29日
アプリケーション・ノート DS2X0DF810 Junction Temperature Readback and Temperature Lock Range (TLR) Extens PDF | HTML 2021年 5月 24日
その他の技術資料 Advanced Signal Conditioning Made Easy and Efficient 2017年 1月 12日
Analog Design Journal Green box testing: A method for optimizing high-speed serial links 2016年 7月 21日
アプリケーション・ノート Understanding EEPROM Programming for 25G and 28G Repeaters and Retimers 2016年 1月 13日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DS280DF810EVM — DS280DF810 28Gbps マルチレート 8 チャネル・リタイマの評価モジュール

The DS280DF810EVM allows for easy evaluation of the 28 Gbps retimer DS280DF810. Users are required to supply power and high speed traffic to the EVM via Huber+Suhner 1x8 MXP connectors. Huber+Suhner cables are not included.

Through the onboard USB2ANY connection and EVM software, users can evaluate (...)

ユーザー ガイド: PDF
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
リファレンス・デザイン

TIDA-00427 — ***プレースホルダ***

This verified reference design is a signal conditioning solution for front-port QSFP28 supporting two 100GbE ports compatible with 100G-CR4/SR4/LR4, 40G-CR4/SR4/LR4 and 10G SFF-8431 requirements. The design is applicable to optical and passive/active copper cables. It allows for reach extension (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCCSP (ABV) 135 Ultra Librarian
FCCSP (ABW) 135 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ