인터페이스 I2C & I3C ICs I2C & I3C level shifters, buffers & hubs

TCA9416

활성

초저전압 I2C 트랜스레이터 - 상승 시간 가속기 포함

제품 상세 정보

Features Output Enable Protocols I2C Frequency (max) (MHz) 1 VCCA (min) (V) 1.08 VCCA (max) (V) 3.6 VCCB (min) (V) 1.08 VCCB (max) (V) 3.6 Supply restrictions No rule Rating Catalog Operating temperature range (°C) -40 to 125
Features Output Enable Protocols I2C Frequency (max) (MHz) 1 VCCA (min) (V) 1.08 VCCA (max) (V) 3.6 VCCB (min) (V) 1.08 VCCB (max) (V) 3.6 Supply restrictions No rule Rating Catalog Operating temperature range (°C) -40 to 125
SOT-23-THN (DDF) 8 8.12 mm² 2.9 x 2.8 X2SON (DTM) 8 1.08 mm² 0.8 x 1.35
  • 2-bit bidirectional translator for SDA and SCL lines in I2C applications
  • Provides bidirectional voltage translation with no direction pin
  • High-impedance output SCL_A, SDA_A, SCL_B, SDA_B pins when OE = 0 V or VCC = 0 V
  • Internal 10-kΩ pull-up resistor on all SDA and SCL pins are enabled based on respective VCC voltage
  • 1.08 V to 3.6 V on both A and B ports
  • VCC Isolation feature: If either VCC input is at GND, both ports are in the high-impedance state (excluding pull-ups)
  • No power-supply sequencing required: either VCCA or VCCB can be ramped first
  • Low Ioff of 2.5 µA when either VCCA or VCCB = 0 V
  • OE input can be tied directly to VCCA or controlled by GPIO
  • Latch-up performance exceeds 100 mA per JESD 78, class II
  • ESD Protection exceeds JESD 22
    • 2500-V Human-body model (A114-B)
    • 1500-V Charged-device model (C101)
  • 2-bit bidirectional translator for SDA and SCL lines in I2C applications
  • Provides bidirectional voltage translation with no direction pin
  • High-impedance output SCL_A, SDA_A, SCL_B, SDA_B pins when OE = 0 V or VCC = 0 V
  • Internal 10-kΩ pull-up resistor on all SDA and SCL pins are enabled based on respective VCC voltage
  • 1.08 V to 3.6 V on both A and B ports
  • VCC Isolation feature: If either VCC input is at GND, both ports are in the high-impedance state (excluding pull-ups)
  • No power-supply sequencing required: either VCCA or VCCB can be ramped first
  • Low Ioff of 2.5 µA when either VCCA or VCCB = 0 V
  • OE input can be tied directly to VCCA or controlled by GPIO
  • Latch-up performance exceeds 100 mA per JESD 78, class II
  • ESD Protection exceeds JESD 22
    • 2500-V Human-body model (A114-B)
    • 1500-V Charged-device model (C101)

The TCA9416 is a 2-bit bidirectional I2C and SMBus voltage-level translator with an output enable (OE) input and rising and falling edge accelerators. It is operational from 1.08 V to 3.6 V on both the A-side and B-side. This allows the device to interface between lower and higher logic signal levels at any of the typical 1.2-V, 1.8-V, 2.5-V, and 3.3-V supply rails.

The OE input pin is referenced to VCCA, can be tied directly to VCCA, but it is also 3.6-V tolerant. The OE pin can also be controlled and set to a logic low to place all the SCL and SDA pins in a high-impedance state, which significantly reduces the quiescent current consumption.

Under normal I2C and SMBus configurations, the TCA9416 is compatible with standard speeds where the frequency of SCL is 100 kHz (Standard-mode), 400 kHz (Fast-mode), or 1 MHz (Fast-mode Plus).

The TCA9416 features internal 10-kΩ pull-up resistors on SCL_A, SDA_A, SCL_B, and SDA_B. Additional external pull-up resistors can be added to the bus to reduce the total pull-up resistance and speed up rising edges.

The TCA9416 is a 2-bit bidirectional I2C and SMBus voltage-level translator with an output enable (OE) input and rising and falling edge accelerators. It is operational from 1.08 V to 3.6 V on both the A-side and B-side. This allows the device to interface between lower and higher logic signal levels at any of the typical 1.2-V, 1.8-V, 2.5-V, and 3.3-V supply rails.

The OE input pin is referenced to VCCA, can be tied directly to VCCA, but it is also 3.6-V tolerant. The OE pin can also be controlled and set to a logic low to place all the SCL and SDA pins in a high-impedance state, which significantly reduces the quiescent current consumption.

Under normal I2C and SMBus configurations, the TCA9416 is compatible with standard speeds where the frequency of SCL is 100 kHz (Standard-mode), 400 kHz (Fast-mode), or 1 MHz (Fast-mode Plus).

The TCA9416 features internal 10-kΩ pull-up resistors on SCL_A, SDA_A, SCL_B, and SDA_B. Additional external pull-up resistors can be added to the bus to reduce the total pull-up resistance and speed up rising edges.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
4개 모두 보기
유형 직함 날짜
* Data sheet TCA9416 Ultra-Low-Voltage I2C Translator with Rise Time Accelerators datasheet (Rev. A) PDF | HTML 2021/08/06
Application note Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024/07/03
EVM User's guide TCA9416 Evaluation Module PDF | HTML 2021/03/08
Certificate TCA9416EVM EU Declaration of Conformity (DoC) 2021/02/25

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

TCA9416EVM — 상승 시간 가속기가 포함된 TCA9416 초저전압 I2C 트랜스레이터 평가 모듈

이 EVM은 조정 가능한 풀업 저항기와 버스 정전 용량을 통해 구성 가능한 로딩 조건을 제공하여 설계자가 시스템에서 이 장치의 성능을 쉽게 테스트할 수 있게 도와줍니다.

사용 설명서: PDF | HTML
TI.com에서 구매 불가
시뮬레이션 모델

TCA9416 IBIS Model

SCPM047.ZIP (63 KB) - IBIS Model
설계 툴

I2C-DESIGNER — I2C 디자이너 툴

Use the I2C Designer tool to quickly resolve conflicts in addressing, voltage level and frequency in I2C based designs. Enter master and slave inputs to automatically generate an I2C tree or easily build a custom solution. This tool will help designers save time and comply with the I2C standard (...)
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOT-23-THN (DDF) 8 Ultra Librarian
X2SON (DTM) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상