ADC12DJ5200RF
12-Bit-RF-Sampling-ADC mit 5,2-Zweikanal-GSPS oder 10,4-Zweikanal-GSPS
ADC12DJ5200RF
- ADC core:
- 12-bit resolution
- Up to 10.4GSPS in single-channel mode
- Up to 5.2GSPS in dual-channel mode
- Performance specifications:
- Noise floor (–20dBFS, VFS = 1VPP-DIFF):
- Dual-channel mode: –151.8dBFS/Hz
- Single-channel mode: –154.4dBFS/Hz
- ENOB (dual channel, FIN = 2.4GHz): 8.6 Bits
- Noise floor (–20dBFS, VFS = 1VPP-DIFF):
- Buffered analog inputs with VCMI of 0V:
- Analog input bandwidth (–3dB): 8GHz
- Usable input frequency range: > 10GHz
- Full-scale input voltage (VFS, default): 0.8VPP
- Noiseless aperture delay (tAD) adjustment:
- Precise sampling control: 19fs Step
- Simplifies synchronization and interleaving
- Temperature and voltage invariant delays
- Easy-to-use synchronization features:
- Automatic SYSREF timing calibration
- Timestamp for sample marking
- JESD204C serial data interface:
- Maximum lane rate: 17.16Gbps
- Support for 64b/66b and 8b/10b encoding
- 8b/10b modes are JESD204B compatible
- Optional digital down-converters (DDC):
- 4x, 8x, 16x and 32x complex decimation
- Four independent 32-Bit NCOs per DDC
- Peak RF Input Power (Diff): +26.5dBm (+ 27.5dBFS, 560x fullscale power)
- Programmable FIR filter for equalization
- Power consumption: 4W
- Power supplies: 1.1V, 1.9V
The ADC12DJ5200RF device is an RF-sampling, giga-sample, analog-to-digital converter (ADC) that can directly sample input frequencies from DC to above 10GHz. ADC12DJ5200RF can be configured as a dual-channel, 5.2GSPS ADC or single-channel, 10.4GSPS ADC. Support of a useable input frequency range of up to 10GHz enables direct RF sampling of L-band, S-band, C-band, and X-band for frequency agile systems.
The ADC12DJ5200RF uses a high-speed JESD204C output interface with up to 16 serialized lanes supporting up to 17.16Gbps line rate. Deterministic latency and multi-device synchronization is supported through JESD204C subclass-1. The JESD204C interface can be configured to trade-off line rate and number of lanes. Both 8b/10b and 64b/66b data encoding schemes are supported. 64b/66b encoding supports forward error correction (FEC) for improved bit error rates. The interface is backwards compatible with JESD204B receivers.
Innovative synchronization features, including noiseless aperture delay adjustment and SYSREF windowing, simplify system design for multi-channel applications. Optional digital down converters (DDCs) are available to provide digital conversion to baseband and to reduce the interface rate. A programmable FIR filter allows on-chip equalization.
Ähnliche Produkte, die für Sie interessant sein könnten
Drop-In-Ersatz mit gegenüber dem verglichenen Baustein verbesserter Funktionalität
Selbe Funktionalität wie der verglichene Baustein bei gleicher Anschlussbelegung
Technische Dokumentation
Design und Entwicklung
Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.
ADC12DJ5200RFEVM — ADC12DJ5200RF – Evaluierungsmodul für ADC mit HF-Abtastung, 12 Bit, dual 5,2 GSPS oder einzeln 10,4
Das ADC12DJ5200RF-Evaluierungsmodul (EVM) ermöglicht die Evaluierung des Bausteins ADC12DJ5200RF. Der ADC12DJ5200RF ist ein energieeffizienter Analog-zu-Digital-Wandler (ADC) mit HF-Abtastung, 12 Bit, Dual 5,2 GSPS/einzeln 10,4 GSPS, mit einem gepufferten Analogeingang, integriertem (...)
TRF1208-ADC12DJ5200RFEVM — Evaluierungsmodul TRF1208 für voll differenziellen Verstärker mit ADC12DJ5200RF für Hochgeschwindigk
TSW14J59EVM — TSW14J59 Evaluierungsmodul
Das TSW14J59-Evaluierungsmodul (EVM) ist eine Datenerfassungskarte der nächsten Generation, mit der die Leistung die neue TI JESD204C_B-Familie von Hochgeschwindigkeits-Analog-Digital-Wandlern (ADCs), Hochgeschwindigkeits-Digital-Analog-Wandlern (DACs) und Analog-Frontends (AFEs) evaluiert werden (...)
ANNAP-3P-WWDM60 — Annapolis Microsystems 4-Kanal-ADC, 2-Kanal-DAC FPGA-Mezzanine-Karte für bis zu 10 GSPS
TI204C-IP — Request for JESD204 rapid design IP
The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)
Unterstützte Produkte und Hardware
Produkte
Highspeed-DACs (> 10 MSPSS)
Sender
Empfänger
Highspeed-ADCs (≥ 10 MSPS)
HF-Abtasttransceiver
DATACONVERTERPRO-SW — High Speed Data Converter Pro GUI Installer, v5.20
This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)
Unterstützte Produkte und Hardware
Produkte
Highspeed-DACs (> 10 MSPSS)
Sender
Empfänger
Highspeed-ADCs (≥ 10 MSPS)
Ultraschall-AFEs
HF-Abtasttransceiver
Hardware-Entwicklung
Evaluierungsplatine
Software
Support-Software
ADC12DJ5200RF IBIS and IBIS-AMI Model (Rev. A)
FREQ-DDC-FILTER-CALC — RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator
This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.
In the concept phase, a frequency-planning tool enables fine tuning of (...)
Unterstützte Produkte und Hardware
Produkte
Empfänger
Highspeed-ADCs (≥ 10 MSPS)
HF-Abtasttransceiver
SLVRBH0 — ADC12DJ5200RF-EVM Assembly Package
Unterstützte Produkte und Hardware
Produkte
Highspeed-ADCs (≥ 10 MSPS)
PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool
TIDA-01027 — Referenzdesign für Stromversorgung mit geringem Rauschverhalten zur Maximierung der Leistung von 12,
TIDA-01028 — Referenzdesign für analoges Frontend mit 12,8 GSPS für Highspeed-Oszilloskope und Digitalisierer mit
TIDA-010128 — Skalierbares 20,8-GSPS-Referenzdesign für Digitalisierer mit 12 Bit
Gehäuse | Pins | CAD-Symbole, Footprints und 3D-Modelle |
---|---|---|
FCCSP (AAV) | 144 | Ultra Librarian |
FCCSP (ZEG) | 144 | Ultra Librarian |
Bestellen & Qualität
- RoHS
- REACH
- Bausteinkennzeichnung
- Blei-Finish/Ball-Material
- MSL-Rating / Spitzenrückfluss
- MTBF-/FIT-Schätzungen
- Materialinhalt
- Qualifikationszusammenfassung
- Kontinuierliches Zuverlässigkeitsmonitoring
- Werksstandort
- Montagestandort
Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.
Support und Schulungen
TI E2E™-Foren mit technischem Support von TI-Ingenieuren
Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.
Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.