Startseite Energiemanagement Linear- und Low-Dropout-Regler (LDO)

LP5900

AKTIV

Rauscharmer Spannungsregler mit niedrigem IQ und geringem Dropout, 150 mA, mit Aktivierung

Produktdetails

Output options Fixed Output Iout (max) (A) 0.15 Vin (max) (V) 5.5 Vin (min) (V) 2.5 Vout (max) (V) 4.5 Vout (min) (V) 1.5 Fixed output options (V) 1.5, 1.575, 1.8, 1.9, 2, 2.1, 2.2, 2.3, 2.5, 2.6, 2.65, 2.7, 2.75, 2.8, 2.85, 3, 3.3, 4.5 Rating Catalog Noise (µVrms) 6.5 PSRR at 100 KHz (dB) 40 Iq (typ) (mA) 0.025 Thermal resistance θJA (°C/W) 80 Load capacitance (min) (µF) 0.47 Regulated outputs (#) 1 Features Enable Accuracy (%) 3 Dropout voltage (Vdo) (typ) (mV) 80 Operating temperature range (°C) -40 to 125
Output options Fixed Output Iout (max) (A) 0.15 Vin (max) (V) 5.5 Vin (min) (V) 2.5 Vout (max) (V) 4.5 Vout (min) (V) 1.5 Fixed output options (V) 1.5, 1.575, 1.8, 1.9, 2, 2.1, 2.2, 2.3, 2.5, 2.6, 2.65, 2.7, 2.75, 2.8, 2.85, 3, 3.3, 4.5 Rating Catalog Noise (µVrms) 6.5 PSRR at 100 KHz (dB) 40 Iq (typ) (mA) 0.025 Thermal resistance θJA (°C/W) 80 Load capacitance (min) (µF) 0.47 Regulated outputs (#) 1 Features Enable Accuracy (%) 3 Dropout voltage (Vdo) (typ) (mV) 80 Operating temperature range (°C) -40 to 125
DSBGA (YPF) 4 1.5625 mm² 1.25 x 1.25 DSBGA (YZR) 4 1.5625 mm² 1.25 x 1.25 WSON (NGF) 6 5.5 mm² 2.5 x 2.2
  • Input Voltage Range, 2.5 V to 5.5 V
  • Output Voltage Range, 1.5 V to 4.5 V
  • Stable with 0.47-μF Ceramic Input and Output Capacitors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-Overload and Short-Circuit Protection
  • −40°C to 125°C Junction Temperature Range for Operation
  • Output Current, 150 mA
  • Low Output Voltage Noise, 6.5 μVRMS
  • PSRR, 75 dB at 1 kHz
  • Output Voltage Tolerance, ±2%
  • Virturally Zero IQ (Disabled), < 1 µA
  • Very Low IQ (Enabled), 25 μA
  • Start-up Time, 150 μs
  • Low Dropout, 80 mV Typ.
  • Input Voltage Range, 2.5 V to 5.5 V
  • Output Voltage Range, 1.5 V to 4.5 V
  • Stable with 0.47-μF Ceramic Input and Output Capacitors
  • No Noise Bypass Capacitor Required
  • Logic Controlled Enable
  • Thermal-Overload and Short-Circuit Protection
  • −40°C to 125°C Junction Temperature Range for Operation
  • Output Current, 150 mA
  • Low Output Voltage Noise, 6.5 μVRMS
  • PSRR, 75 dB at 1 kHz
  • Output Voltage Tolerance, ±2%
  • Virturally Zero IQ (Disabled), < 1 µA
  • Very Low IQ (Enabled), 25 μA
  • Start-up Time, 150 μs
  • Low Dropout, 80 mV Typ.

The LP5900 is an LDO capable of supplying 150-mA output current. Designed to meet the requirements of RF and analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 offers class-leading device noise performance without a noise bypass capacitor.

The device is designed to work with 0.47-μF input and output ceramic capacitors (no bypass capacitor required).

The device is available in a DSBGA (YZR) package and a WSON package; the device is also available in an extremely thin DSBGA (YPF) package. For all voltage and package options available today, see the Package Option Addendum (POA) at the end of this data sheet. For any other fixed output voltages from 1.5 V to 4.5 V in 25-mV steps and all other package options, contact your local TI Sales office.

For all available packages, see the orderable addendum at the end of the data sheet.

The LP5900 is an LDO capable of supplying 150-mA output current. Designed to meet the requirements of RF and analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 offers class-leading device noise performance without a noise bypass capacitor.

The device is designed to work with 0.47-μF input and output ceramic capacitors (no bypass capacitor required).

The device is available in a DSBGA (YZR) package and a WSON package; the device is also available in an extremely thin DSBGA (YPF) package. For all voltage and package options available today, see the Package Option Addendum (POA) at the end of this data sheet. For any other fixed output voltages from 1.5 V to 4.5 V in 25-mV steps and all other package options, contact your local TI Sales office.

For all available packages, see the orderable addendum at the end of the data sheet.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Selbe Funktionalität wie der verglichene Baustein bei gleicher Anschlussbelegung
TPS7A20 AKTIV Extrem rauscharmer LDO-Linearregler (Low-Dropout) mit niedrigem IQ und hohem PSRR, 300 mA Supports higher load current with improved PSRR while supporting lower min VIN with 25% of the IQ.

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 12
Typ Titel Datum
* Data sheet LP5900 150-mA Ultra-Low-Noise LDO for RF and Analog Circuits - Requires No Bypass Capacitor datasheet (Rev. R) PDF | HTML 01 Jun 2016
Selection guide Power Management Guide 2018 (Rev. R) 25 Jun 2018
Selection guide Low Dropout Regulators Quick Reference Guide (Rev. P) 21 Mär 2018
Technical article How LDOs contribute to power efficiency PDF | HTML 13 Mai 2016
EVM User's guide AN-1494 LP5900SD 6 Pin WSON Evaluation Board Information (Rev. B) 30 Apr 2013
EVM User's guide AN-1396 LP5900 DSBGA Evaluation Board Information (Rev. C) 29 Apr 2013
Application note AN-2145 Power Considerations for SDI Products (Rev. B) 26 Apr 2013
Application note AN-2146 Power Design for SDI and Other Noise-Sensitive Devices (Rev. A) 26 Apr 2013
Application note AN-1950 Silently Powering Low Noise Applications (Rev. A) 22 Apr 2013
User guide High-IF Sub-sampling Receiver Subsystem User Guide 27 Jan 2012
User guide SP16130CH4RB Low IF Receiver Reference Design User Guide 27 Jan 2012
White paper Using Power to Improve Signal-Path Performance 01 Aug 2006

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

LMK05028EVM — LMK05028 Evaluierungsmodul für Netzwerk-Taktgenerator und -Synchronisator

Das LMK05028EVM ist ein Evaluierungsmodul für den Netzwerk-Taktgenerator und -Synchronisator LMK05028. Das EVM kann für die Evaluierung von Bausteinen, Konformitätstests und Systemprototypen verwendet werden.
Der LMK05028 integriert zwei digitale PLLs (DPLLs) mit programmierbarer Bandbreite für (...)

Benutzerhandbuch: PDF
Evaluierungsplatine

LMK5B33216EVM — LMK5B33216 – Evaluierungsmodul für Netzwerksynchronisierer mit BAW VCO mit 16 Ausgängen, drei DPLL u

Das LMK5B33216-Evaluierungsmodul (EVM) ist eine Plattform für die Entwicklung mit dem Netzwerk-Taktgenerator und -Synchronisierer LMK5B33216. Das EVM kann für die Evaluierung des Bausteins, Konformitätstests und Systemprototypen verwendet werden.

Das LMK5B33216EVM integriert drei analoge (...)

Benutzerhandbuch: PDF | HTML
Evaluierungsplatine

LMK5B33414EVM — LMK5B33414 – Evaluierungsmodul für Netzwerksynchronisierer mit BAW VCO mit 14 Ausgängen, drei DPLL u

Das LMK5B33414-Evaluierungsmodul (EVM) ist eine Plattform zur Durchführung von Baustein-Evaluierung, Konformitätstest und System-Prototyping des Netzwerk-Taktgenerators und Synchronisierers LMK5B33414.

Der LMK5B33414 integriert drei analoge phasenverriegelte Schleifen (APLLs) und drei digitale PLLs (...)

Benutzerhandbuch: PDF | HTML
Evaluierungsplatine

LMK61E0MEVM — LMK61E0M Programmierbares Oszillator-Evaluierungsmodul mit extrem geringen Jitter

The LMK61E0MEVM evaluation modules provides a complete platform to evaluate the jitter performance and configurability of the Texas Instruments LMK61E0M Ultra-Low Jitter Programmable Oscillator with integrated EEPROM and extended frequency margining capabilities.

The LMK61E0MEVM can be used as (...)

Benutzerhandbuch: PDF
Evaluierungsplatine

LMK61E2EVM — LMK61E2EVM-Evaluierungsmodul für programmierbaren Oszillator mit extrem geringem Jitter

The LMK61E2EVM evaluation modules provides a complete platform to evaluate the 90-fs RMS jitter performance and configurability of the Texas Instruments LMK61E2 Ultra-Low Jitter Programmable Differential Oscillator with integrated EEPROM and frequency margining capabilities.

The LMK61E2EVM can be (...)

Benutzerhandbuch: PDF
Evaluierungsplatine

LP5900SD-3.0EV — Ultra rauscharmer 150 mA-Linearregler für analoge RF-Schaltungen erfordert keinen Bypass-Kondensator

The LP5900 is a linear regulator capable of supplying 150mA output current. Designed to meet the requirements of RF/Analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 (...)

Benutzerhandbuch: PDF
Evaluierungsplatine

LP5900TL-2.8EV — Ultra rauscharmer 150 mA-Linearregler für analoge RF-Schaltungen erfordert keinen Bypass-Kondensator

The LP5900 is a linear regulator capable of supplying 150 mA output current. Designed to meet the requirements of RF/Analog circuits, the LP5900 device provides low noise, high PSRR, low quiescent current, and low line transient response figures. Using new innovative design techniques the LP5900 (...)

Benutzerhandbuch: PDF
Simulationsmodell

LP5900_1P5 PSpice Transient Model

SNVM636.ZIP (41 KB) - PSpice Model
Simulationsmodell

LP5900_1P5 Unencrypted PSpice Transient Model

SNVMAA5.ZIP (1 KB) - PSpice Model
Simulationsmodell

LP5900_2P8 PSpice Transient Model

SNVM635.ZIP (41 KB) - PSpice Model
Simulationsmodell

LP5900_2P8 Unencrypted PSpice Transient Model

SNVMAA6.ZIP (1 KB) - PSpice Model
Simulationsmodell

LP5900_3P0 Unencrypted PSpice Transient Model

SNVMAA4.ZIP (1 KB) - PSpice Model
Simulationsmodell

LP5900_3P3 PSpice Transient Model

SNVM637.ZIP (42 KB) - PSpice Model
Referenzdesigns

PMP22682 — Referenzdesign für DC-DC-Stromversorgungen mit verstärkter Isolierung, 5 Vin bis 5 Vout, 100 mA, ger

Dieses Referenzdesign verwendet vier UCC12050 DC-DC-Wandler mit hohem Wirkungsgrad, niedrigem EMI-Werten und verstärkter Isolierung von 5 kVRMS auf einer einzigen Leiterplatte. Das Referenzdesign enthält zusätzliche Bestimmungen wie Ferritperlen für optimierte niedrige EMI-Emissionen. Die (...)
Test report: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00691 — Referenzdesign für Linearregler-Stromversorgungslösung zur Reduzierung der MSP430G2xx3-Verlustleistu

This linear regulator power solution provides power supply to MSP430 microcontroller. By implementing two linear regulator in parallell but work seperately, this power solution can reduce system power dissipation. Low quiescent current LP5900-3.3 and LP5900-1.8 are fit for this application.
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00886 — Referenzdesign für energieeffizienten HF-PLL-Synthesizer zum Betrieb an einzelner Batteriezelle

The TIDA-00886 consists of the LMX2571,  high-performance, wideband PLLatinum™ low-power RF synthesizer, powered by a single cell battery using TPS63050 a DC-DC buck-boost converter.  The TIDA-00886 shows that the DC-DC buck-boost converter has a small to negligible effect on (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00988 — 160-MHz-Breitband-Drahtlos-Signaltester – Referenzdesign

This reference design implements an IF subsystem for a standard wireless signal tester with an active balun-amplifier (LMH5401), LC bandpass filter, 16-bit ADC (ADC31JB68) and clock cleaner and generator PLL (LMK04828). Measurements using modulated signals demonstrate reception of the signal with (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00598 — Referenzdesign einer rauscharmen und kompakten Stromversorgung für den Bluetooth-Controller CC256X

The TIDA-00598 features a low noise and size optimized power management solution which regulates 5V to 3.3V and 1.8V required to operate the CC256X Bluetooth controller.  These regulated voltage rails can also be used to power other components in the system as microcontroller, level shifters (...)
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00654 — Kaskadierter LMH5401 und LMH6401 – Referenzdesign

Das Referenzdesign zeigt die breitbandige Umwandlung von unsymmetrischen zu differenziellen Signalen sowohl in DC- als auch AC-gekoppelten Anwendungen. Das Design bewertet die Leistung der Kaskade LMH5401 und LMH6401 und bietet Einblicke in das Design.
Design guide: PDF
Schaltplan: PDF
Referenzdesigns

TIDA-00153 — Referenzdesign für JESD204B-Schnittstelle mit deterministischer Verbindungslatenz unter Verwendung e

JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: (...)
Design guide: PDF
Schaltplan: PDF
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
DSBGA (YPF) 4 Ultra Librarian
DSBGA (YZR) 4 Ultra Librarian
WSON (NGF) 6 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos