PCA9515B
- Two-Channel Bidirectional Buffers
- I2C Bus and SMBus Compatible
- Support for I2C Standard Mode (100-kHz) and
Fast Mode (400-kHz) - Active-High Repeater-Enable Input
- Open-Drain I2C Input and Output
- 5.5-V Tolerant I2C Input and Output and
Enable Input Support Mixed-Mode Signal Operation - Lockup-Free Operation
- Accommodates Standard Mode, Fast Mode I2C
Devices, and Multiple Masters - Supports Arbitration and Clock Stretching Across
Repeater - Powered-Off High-Impedance I2C Pins
- Latch-Up Performance Exceeds 100-mA Per
JESD 78, Class I - ESD Protection Exceeds JESD 22
- 2000-V Human-Body Model (A114-A)
- 1000-V Charged-Device Model (C101)
The PCA9515B is a BiCMOS dual bidirectional buffer integrated circuit intended for I2C bus and SMBus applications. The device contains two identical bidirectional open-drain buffer circuits that enables I2C and similar bus systems to be extended (or add slaves) without degrading system performance. The dual bidirectional I2C buffer is operational at 2.3 V to 3.6 V VCC.
The PCA9515B buffers both the serial data (SDA) and serial clock (SCL) signals on the I2C bus, while retaining all the operating modes and features of the I2C system. The device allows two buses, of 400-pF bus capacitance, to be connected in an I2C application.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | PCA9515B Dual Bidirectional I2C Bus and SMBus Repeater データシート (Rev. B) | PDF | HTML | 2016年 3月 24日 | ||
アプリケーション・ノート | Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) | PDF | HTML | 2024年 7月 3日 | |||
アプリケーション・ノート | Why, When, and How to use I2C Buffers | 2018年 5月 23日 | ||||
セレクション・ガイド | Logic Guide (Rev. AB) | 2017年 6月 12日 | ||||
アプリケーション・ノート | Choosing the Correct I2C Device for New Designs | PDF | HTML | 2016年 9月 7日 | |||
アプリケーション・ノート | Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) | 2015年 12月 2日 | ||||
アプリケーション・ノート | Understanding the I2C Bus | PDF | HTML | 2015年 6月 30日 | |||
アプリケーション・ノート | Maximum Clock Frequency of I2C Bus Using Repeaters | 2015年 5月 15日 | ||||
アプリケーション・ノート | I2C Bus Pull-Up Resistor Calculation | PDF | HTML | 2015年 2月 13日 | |||
セレクション・ガイド | ロジック・ガイド (Rev. AA 翻訳版) | 最新英語版 (Rev.AB) | 2014年 11月 6日 | |||
アプリケーション・ノート | Programming Fun Lights With TI's TCA6507 | 2007年 11月 30日 | ||||
アプリケーション・ノート | Semiconductor Packing Material Electrostatic Discharge (ESD) Protection | 2004年 7月 8日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
I2C-DESIGNER — I2C designer tool
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VSSOP (DGK) | 8 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。