TUSB1210-Q1
- AEC-Q100 Qualified with:
- Temperature Grade 3: –40°C to 85°C
- HBM ESD Classification 1C
- CDM ESD Classification C4B
- USB2.0 PHY Transceiver Chip, Designed to Interface
with a USB Controller via a ULPI 12-pin Interface,
Fully Compliant With:- Universal Serial Bus Specification Rev. 2.0
- On-The-Go Supplement to the USB
2.0 Specification Rev. 1.3 - UTMI+ Low Pin Interface (ULPI) Specification
Rev. 1.1
- DP/DM Line External Component Compensation
(Patent #US7965100 B1) - Interfaces to Host, Peripheral and OTG Device Cores;
Optimized for Portable Devices or System ASICs with
Built-in USB OTG Device Core - Complete USB OTG Physical Front-End that Supports
Host Negotiation Protocol (HNP) and Session Request
Protocol (SRP) - ULPI Interface:
- I/O Interface (1.8 V) Optimized for Non-Terminated
50 Ω Line Impedance - ULPI CLOCK Pin (60 MHz) Supports Both Input
and Output Clock Configurations - Fully Programmable ULPI-Compliant Register Set
- I/O Interface (1.8 V) Optimized for Non-Terminated
- Available in a 32-Pin Quad Flat No Lead
[QFN (RHB)] Package
The TUSB1210-Q1 is a USB2.0 transceiver chip, designed to interface with a USB controller via a ULPI interface. It supports all USB2.0 data rates (High-Speed 480 Mbps, Full-Speed 12 Mbps and Low-Speed 1.5 Mbps), and is compliant to both Host and Peripheral modes. It additionally supports a UART mode and legacy ULPI serial modes.
TUSB1210-Q1 also supports the OTG (Ver1.3) optional addendum to the USB 2.0 Specification, including Host Negotiation Protocol (HNP) and Session Request Protocol (SRP).
The DP/DM external component compensation in the transmitter compensates for variations in the series impendence in order to match with the data line impedance and the receiver input impedance, to limit data reflections, and thereby, improve eye diagrams.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TUSB1210-Q1 Standalone USB Transceiver Chip Silicon データシート (Rev. A) | PDF | HTML | 2014年 10月 2日 | ||
EVM ユーザー ガイド (英語) | TUSB1210 EVM User's Guide | 2014年 9月 17日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFN (RHB) | 32 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。