TCA9617A
- Two-channel bidirectional I2C buffer
- Support for standard mode, fast mode (400kHz), and fast mode+ (1Mhz) I2C operation
- Operating supply voltage range of 0.8V to 5.5V on A-side
- Operating supply voltage range of 2.2V to 5.5V on B-side
- Voltage-level translation from 0.8V to 5.5V and 2.2V to 5.5V
- Footprint and function replacement for TCA9517
- Active-high repeater-enable input
- Open-drain I2C I/O
- 5.5V Tolerant I2C and enable input support
- Lockup-free operation
- Support for clock stretching and multiple controller arbitration across the device
- Latch-up performance exceeds 100mA Per JESD 78, class II
- ESD protection exceeds JESD 22
- 4000V Human-body model
- 1500V Charged-device model
The TCA9617A is a BiCMOS dual bidirectional buffer intended for I2C bus and SMBus systems. The device provides bidirectional voltage-level translation (up-translation and down-translation) between low voltages (down to 0.8V) and higher voltages (2.2V to 5.5V) in mixed-mode applications. This device enables I2C and similar bus systems to be extended, without degradation of performance even during level shifting.
The TCA9617A buffers both the serial data (SDA) and the serial clock (SCL) signals on the I2C bus, allowing two buses of 550pF to be connected in an I2C application. This device can also be used to separate two halves of a bus for voltage and capacitance.
관심 가지실만한 유사 제품
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TCA9617A Level-Translating FM+ I2 C Bus Repeater datasheet (Rev. C) | PDF | HTML | 2024/01/10 |
Application note | Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) | PDF | HTML | 2024/07/03 | |
Application note | Why, When, and How to use I2C Buffers | 2018/05/23 | ||
Application note | Choosing the Correct I2C Device for New Designs | PDF | HTML | 2016/09/07 | |
Selection guide | I2C Infographic Flyer | 2015/12/03 | ||
Application note | Understanding the I2C Bus | PDF | HTML | 2015/06/30 | |
Application note | Maximum Clock Frequency of I2C Bus Using Repeaters | 2015/05/15 | ||
Application note | I2C Bus Pull-Up Resistor Calculation | PDF | HTML | 2015/02/13 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
I2C-DESIGNER — I2C 디자이너 툴
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
VSSOP (DGK) | 8 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.