전원 관리 게이트 드라이버 저압측 드라이버

UC1707-SP

활성

40V VDD 및 출력 래치가 장착된 방사선 경화 QMLV, 1.5A/1.5A 듀얼 채널 게이트 드라이버

제품 상세 정보

Number of channels 2 Power switch IGBT, MOSFET Peak output current (A) 1.5 Input supply voltage (min) (V) 5 Input supply voltage (max) (V) 40 Features Analog Shutdown with Optional Latch, Thermal shutdown Operating temperature range (°C) -55 to 125 Fall time (ns) 40 Input threshold TTL Channel input logic Inverting, Non-Inverting Input negative voltage (V) 0 Rating Space Driver configuration Dual
Number of channels 2 Power switch IGBT, MOSFET Peak output current (A) 1.5 Input supply voltage (min) (V) 5 Input supply voltage (max) (V) 40 Features Analog Shutdown with Optional Latch, Thermal shutdown Operating temperature range (°C) -55 to 125 Fall time (ns) 40 Input threshold TTL Channel input logic Inverting, Non-Inverting Input negative voltage (V) 0 Rating Space Driver configuration Dual
CDIP (J) 16 135.3552 mm² 19.56 x 6.92 CFP (W) 16 69.319 mm² 10.3 x 6.73 LCCC (FK) 20 79.0321 mm² 8.89 x 8.89
  • Rad-Tolerant: 50 kRad (Si) for 5962-
    8761903VEA, 5962-8761903VFA(1)
  • QML-V Qualified, SMD
    (5962-8761901VEA, 5962-8761903VEA,
    5962-8761903VFA, 5962-8761901V2A)
  • Two Independent Drivers
  • 1.5-A Totem Pole Outputs
  • Inverting and Non-Inverting Inputs
  • 40-ns Rise and Fall Into 1000 pF
  • High-Speed, Power MOSFET Compatible
  • Low Cross-Conduction Current Spike
  • Analog Shutdown With Optional Latch
  • Low Quiescent Current
  • 5-V to 40-V Operation
  • Thermal Shutdown Protection
  • 16-Pin Dual-In-Line Package
  • Rad-Tolerant: 50 kRad (Si) for 5962-
    8761903VEA, 5962-8761903VFA(1)
  • QML-V Qualified, SMD
    (5962-8761901VEA, 5962-8761903VEA,
    5962-8761903VFA, 5962-8761901V2A)
  • Two Independent Drivers
  • 1.5-A Totem Pole Outputs
  • Inverting and Non-Inverting Inputs
  • 40-ns Rise and Fall Into 1000 pF
  • High-Speed, Power MOSFET Compatible
  • Low Cross-Conduction Current Spike
  • Analog Shutdown With Optional Latch
  • Low Quiescent Current
  • 5-V to 40-V Operation
  • Thermal Shutdown Protection
  • 16-Pin Dual-In-Line Package

The UC1707-SP power driver is made with a high-speed Schottky process to interface between low-level control functions and high-power switching devices – particularly power MOSFETs. The UC1707-SP contains two independent channels, each of which can be activated by either a high or low input logic level signal. Each output can source or sink up to 1.5 A as long as power dissipation limits are not exceeded.

Although each output can be activated independently with its own inputs, it can be forced low in common through the action either of a digital high signal at the Shutdown terminal or a differential low-level analog signal. The Shutdown command from either source can either be latching or not, depending on the status of the Latch Disable pin.

Supply voltage for both VIN and VC can independently range from 5 to 40 V.

The UC1707-SP power driver is made with a high-speed Schottky process to interface between low-level control functions and high-power switching devices – particularly power MOSFETs. The UC1707-SP contains two independent channels, each of which can be activated by either a high or low input logic level signal. Each output can source or sink up to 1.5 A as long as power dissipation limits are not exceeded.

Although each output can be activated independently with its own inputs, it can be forced low in common through the action either of a digital high signal at the Shutdown terminal or a differential low-level analog signal. The Shutdown command from either source can either be latching or not, depending on the status of the Latch Disable pin.

Supply voltage for both VIN and VC can independently range from 5 to 40 V.

다운로드 스크립트와 함께 비디오 보기 동영상

관심 가지실만한 유사 제품

open-in-new 대안 비교
다른 핀 출력을 지원하지만 비교 대상 장치와 동일한 기능
UC1705-SP 활성 40V VDD 및 출력 래치를 지원하는 우주 항공 등급 QMLV 1.5A/1.5A 싱글 채널 게이트 드라이버 Higher drive dual-channel product useful in a wide range of applications
비교 대상 장치와 유사한 기능
신규 TPS7H6003-SP 활성 방사능 저항 QMLV, 200V 하프 브리지 GaN 게이트 드라이버 Dual low-side implementation for GaN

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
18개 모두 보기
유형 직함 날짜
* Data sheet UC1707-SP Dual-Channel Power Driver datasheet (Rev. A) PDF | HTML 2016/03/21
* Radiation & reliability report UC1707-SP (5962-8761903VEA) Neutron Displacement Damage Characterization 2017/11/30
* SMD UC1707-SP SMD 5962-87619 2016/07/08
* Radiation & reliability report UC1707-SP ELDRS Report 2015/03/31
* Radiation & reliability report UC1707-SP SEE Report 2015/03/31
Application brief DLA Approved Optimizations for QML Products (Rev. B) PDF | HTML 2024/10/23
Selection guide TI Space Products (Rev. J) 2024/02/12
Application note Review of Different Power Factor Correction (PFC) Topologies' Gate Driver Needs PDF | HTML 2024/01/22
More literature TI Engineering Evaluation Units vs. MIL-PRF-38535 QML Class V Processing (Rev. A) 2023/08/31
Application note QML flow, its importance, and obtaining lot information (Rev. C) 2023/08/30
Application note Heavy Ion Orbital Environment Single-Event Effects Estimations (Rev. A) PDF | HTML 2022/11/17
Application note Single-Event Effects Confidence Interval Calculations (Rev. A) PDF | HTML 2022/10/19
Application note DLA Standard Microcircuit Drawings (SMD) and JAN Part Numbers Primer 2020/08/21
Application note Hermetic Package Reflow Profiles, Termination Finishes, and Lead Trim and Form PDF | HTML 2020/05/18
Application brief External Gate Resistor Selection Guide (Rev. A) 2020/02/28
Application brief Understanding Peak IOH and IOL Currents (Rev. A) 2020/02/28
E-book Radiation Handbook for Electronics (Rev. A) 2019/05/21
Application brief How to overcome negative voltage transients on low-side gate drivers' inputs 2019/01/18

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

시뮬레이션 모델

UC1707 Unencrypted PSpice Transient Model

SLUM648.ZIP (3 KB) - PSpice Model
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 CAD 기호, 풋프린트 및 3D 모델
CDIP (J) 16 Ultra Librarian
CFP (W) 16 Ultra Librarian
LCCC (FK) 20 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상