Inicio Gestión de la energía Reguladores lineales y de baja salida (LDO)

LP38691-ADJ

ACTIVO

Regulador de tensión de caída baja ajustable de 500 mA y 10 V

Detalles del producto

Output options Adjustable Output Iout (max) (A) 0.5 Vin (max) (V) 10 Vin (min) (V) 2.7 Vout (max) (V) 9 Vout (min) (V) 1.25 Rating Catalog Noise (µVrms) 80 PSRR at 100 KHz (dB) 45 Iq (typ) (mA) 0.055 Thermal resistance θJA (°C/W) 51 Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Foldback Overcurrent protection Accuracy (%) 4 Dropout voltage (Vdo) (typ) (mV) 250 Operating temperature range (°C) -40 to 125
Output options Adjustable Output Iout (max) (A) 0.5 Vin (max) (V) 10 Vin (min) (V) 2.7 Vout (max) (V) 9 Vout (min) (V) 1.25 Rating Catalog Noise (µVrms) 80 PSRR at 100 KHz (dB) 45 Iq (typ) (mA) 0.055 Thermal resistance θJA (°C/W) 51 Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Foldback Overcurrent protection Accuracy (%) 4 Dropout voltage (Vdo) (typ) (mV) 250 Operating temperature range (°C) -40 to 125
WSON (NGG) 6 9 mm² 3 x 3
  • Wide Input Voltage Range: 2.7 V to 10 V
  • All WSON Options are Available as AEC-Q100 Grade 1
  • Output Voltage Range: 1.25 V to 9 V
  • 2% Adjust (ADJ) Pin Voltage Accuracy (25°C)
  • Low Dropout Voltage: 250 mV at 500 mA
    (Typical, 5-V Out)
  • Precision (Trimmed) Bandgap Reference
  • Ensured Specs for –40°C to 125°C
  • 1-µA Off-State Quiescent Current
  • Thermal Overload Protection
  • Foldback Current Limiting
  • Ground (GND) Pin Curent: 55 µA (Typical) at Full Load
  • Enable (EN) Pin (LP38693-ADJ)
  • Wide Input Voltage Range: 2.7 V to 10 V
  • All WSON Options are Available as AEC-Q100 Grade 1
  • Output Voltage Range: 1.25 V to 9 V
  • 2% Adjust (ADJ) Pin Voltage Accuracy (25°C)
  • Low Dropout Voltage: 250 mV at 500 mA
    (Typical, 5-V Out)
  • Precision (Trimmed) Bandgap Reference
  • Ensured Specs for –40°C to 125°C
  • 1-µA Off-State Quiescent Current
  • Thermal Overload Protection
  • Foldback Current Limiting
  • Ground (GND) Pin Curent: 55 µA (Typical) at Full Load
  • Enable (EN) Pin (LP38693-ADJ)

The LP3869x-ADJ low-dropout CMOS linear regulators provide 2% precision reference voltage, extremely low dropout voltage (250 mV at 500-mA load current, VOUT = 5 V), and excellent AC performance using ultra-low equivalent series resistance (ESR) ceramic output capacitors.

The low thermal resistance of the WSON and SOT-223 packages allow use of the full operating current even in high ambient temperature environments.

The use of a PMOS power transistor means that no DC base drive current is required to bias it, thus allowing the GND-pin current to remain below 100 µA regardless of load current, input voltage, or operating temperature.

For all available packages, see the orderable addendum at the end of the data sheet.

The LP3869x-ADJ low-dropout CMOS linear regulators provide 2% precision reference voltage, extremely low dropout voltage (250 mV at 500-mA load current, VOUT = 5 V), and excellent AC performance using ultra-low equivalent series resistance (ESR) ceramic output capacitors.

The low thermal resistance of the WSON and SOT-223 packages allow use of the full operating current even in high ambient temperature environments.

The use of a PMOS power transistor means that no DC base drive current is required to bias it, thus allowing the GND-pin current to remain below 100 µA regardless of load current, input voltage, or operating temperature.

For all available packages, see the orderable addendum at the end of the data sheet.

Descargar Ver vídeo con transcripción Video

Consulte productos similares en el inventario de TI.com

Productos con especificaciones similares, ordenados por inventario disponible en TI.com.

Ver ahora

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 1
Tipo Título Fecha
* Data sheet LP3869x-ADJ/Q1 500-mA Low-Dropout CMOS Linear Regulators Stable With Ceramic Output Capacitors datasheet (Rev. K) PDF | HTML 19 ene 2016

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Modelo de simulación

LP38691_ADJ PSpice Transient Model

SNVM589.ZIP (37 KB) - PSpice Model
Modelo de simulación

LP38691_ADJ Unencrypted PSpice Transient Model

SNVMA73.ZIP (1 KB) - PSpice Model
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
WSON (NGG) 6 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL) / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene preguntas sobre la calidad, el paquete o el pedido de productos de TI, consulte el soporte de TI. ​​​​​​​​​​​​​​

Videos