DRA71xプロセッサは538ボール、17×17mm、0.65mmボール・ピッチ(信号には0.8mm間隔のルールを使用できます)で、Via Channel™ Array (VCA)テクノロジのボール・グリッド・アレイ(BGA)パッケージで供給されます。
このアーキテクチャは、コスト効率の優れたソリューションにおいて、車載用アプリケーションの高性能の同時実行に対応するよう設計されており、DRA75x (「Jacinto 6 EP」および「Jacinto 6 Ex」)からDRA74x 「Jacinto 6」、DRA72x 「Jacinto 6 Eco」までにわたるファミリのインフォテインメント・プロセッサについて、グラフィック、音声、HMI、マルチメディア、スマートフォンのプロジェクション・モード機能を含む、完全なスケーラビリティを実現します。
Arm Neon™拡張機能を持つシングルコアのArm Cortex-A15 RISC CPUと、TI C66x VLIW浮動小数点DSPコアにより、プログラムが可能です。Armプロセッサにより、開発者は制御機能と、DSPおよびコプロセッサ上でプログラムされる他のアルゴリズムとを分離して、システム・ソフトウェアの複雑性を低減できます。
さらに、TIはArmおよびDSP用に完全な開発ツールのセットを提供しており、Cコンパイラのほか、デバッグ・インターフェイスによってソースコードの実行を見通すことができます。
すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ(HS)デバイスで使用可能です。HSデバイスの詳細については、TI代理店にお問い合わせください。
DRA71x Jacinto 6 Entryプロセッサ・ファミリは、AEC-Q100標準に従って認定済みです。
このデバイスは電源レール・マッピングが単純化されているため、PMIC ソリューションのコストを低減できます。
The DRA71x processor is offered in a 538-ball, 17×17-mm, 0.65-mm ball pitch (0.8mm spacing rules can be used on signals) with Via Channel™ Array (VCA) technology, ball grid array (BGA) package.
The architecture is designed to deliver high-performance concurrencies for automotive applications in a cost-effective solution, providing full scalability from the DRA75x ("Jacinto 6 EP" and "Jacinto 6 Ex"), DRA74x "Jacinto 6" and DRA72x "Jacinto 6 Eco" family of infotainment processors, including graphics, voice, HMI, multimedia and smartphone projection mode capabilities.
Programmability is provided by a single-core Arm Cortex-A15 RISC CPU with Neon extensions and a TI C66x VLIW floating-point DSP core. The Arm processor lets developers keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.
Additionally, TI provides a complete set of development tools for the Arm, and DSP, including C compilers and a debugging interface for visibility into source code execution.
Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.
The DRA71x Jacinto 6 Entry processor family is qualified according to the AEC-Q100 standard.
The device features are simplified power supply rail mapping which enables lower cost PMIC solutions.
DRA71xプロセッサは538ボール、17×17mm、0.65mmボール・ピッチ(信号には0.8mm間隔のルールを使用できます)で、Via Channel™ Array (VCA)テクノロジのボール・グリッド・アレイ(BGA)パッケージで供給されます。
このアーキテクチャは、コスト効率の優れたソリューションにおいて、車載用アプリケーションの高性能の同時実行に対応するよう設計されており、DRA75x (「Jacinto 6 EP」および「Jacinto 6 Ex」)からDRA74x 「Jacinto 6」、DRA72x 「Jacinto 6 Eco」までにわたるファミリのインフォテインメント・プロセッサについて、グラフィック、音声、HMI、マルチメディア、スマートフォンのプロジェクション・モード機能を含む、完全なスケーラビリティを実現します。
Arm Neon™拡張機能を持つシングルコアのArm Cortex-A15 RISC CPUと、TI C66x VLIW浮動小数点DSPコアにより、プログラムが可能です。Armプロセッサにより、開発者は制御機能と、DSPおよびコプロセッサ上でプログラムされる他のアルゴリズムとを分離して、システム・ソフトウェアの複雑性を低減できます。
さらに、TIはArmおよびDSP用に完全な開発ツールのセットを提供しており、Cコンパイラのほか、デバッグ・インターフェイスによってソースコードの実行を見通すことができます。
すべてのデバイスで、暗号化アクセラレーションが使用可能です。セキュアなブートのサポート、デバッグ・セキュリティ、信頼される実行環境のサポートなど、サポートされる他のセキュリティ機能はすべて、高セキュリティ(HS)デバイスで使用可能です。HSデバイスの詳細については、TI代理店にお問い合わせください。
DRA71x Jacinto 6 Entryプロセッサ・ファミリは、AEC-Q100標準に従って認定済みです。
このデバイスは電源レール・マッピングが単純化されているため、PMIC ソリューションのコストを低減できます。
The DRA71x processor is offered in a 538-ball, 17×17-mm, 0.65-mm ball pitch (0.8mm spacing rules can be used on signals) with Via Channel™ Array (VCA) technology, ball grid array (BGA) package.
The architecture is designed to deliver high-performance concurrencies for automotive applications in a cost-effective solution, providing full scalability from the DRA75x ("Jacinto 6 EP" and "Jacinto 6 Ex"), DRA74x "Jacinto 6" and DRA72x "Jacinto 6 Eco" family of infotainment processors, including graphics, voice, HMI, multimedia and smartphone projection mode capabilities.
Programmability is provided by a single-core Arm Cortex-A15 RISC CPU with Neon extensions and a TI C66x VLIW floating-point DSP core. The Arm processor lets developers keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.
Additionally, TI provides a complete set of development tools for the Arm, and DSP, including C compilers and a debugging interface for visibility into source code execution.
Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.
The DRA71x Jacinto 6 Entry processor family is qualified according to the AEC-Q100 standard.
The device features are simplified power supply rail mapping which enables lower cost PMIC solutions.