THS4531A
- Ultra Low-Power:
- Voltage: 2.5 V to 5.5 V
- Current: 250 µA
- Power-Down Mode: 0.5 µA (Typical)
- Fully Differential Architecture
- Bandwidth: 36 MHz (Av = 1 V/V)
- Slew Rate: 200 V/µs
- THD: –120 dBc at 1 kHz (1 VRMS, RL= 2 kΩ)
- Input Voltage Noise: 10 nV/√Hz (f = 1 kHz)
- High DC Accuracy:
- VOS: ±100 µV
- VOS Drift: ±3 µV/˚C (–40°C to +125°C)
- AOL: 114 dB
- Rail-to-Rail Output (RRO)
- Negative Rail Input (NRI)
- Output Common-Mode Control
- 8-Pin SOIC (D) and VSSOP (DGK)
- 10-Pin WQFN (RUN)
The THS4531A device is a low-power, fully differential amplifier with input common-mode range below the negative rail and rail-to-rail output. The device is designed for low-power data acquisition systems and high-density applications where power consumption and dissipation is critical.
The device features accurate output common-mode control that allows for DC coupling when driving analog-to-digital converters (ADCs). This control, coupled with the input common-mode range below the negative rail and rail-to-rail output, allows for easy interface from single-ended ground-referenced signal sources to successive-approximation registers (SARs), and delta-sigma (ΔΣ) ADCs using only single-supply 2.5-V to 5-V power. The THS4531A is also a valuable tool for general-purpose, low-power differential signal conditioning applications.
기술 자료
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
THS4531ADGKEVM — THS4531ADGKEVM 평가 모듈
The THS4531ADGKEVM is designed to quickly and easily demonstrate the functionality and versatility of the amplifier. The EVM is ready to connect to power, signal source, and test instruments through the use of on-board connectors. The default amplifier configuration is single-ended input, (...)
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TIDA-00176 — 고분해능 위치 보간을 지원하는 Sin/Cos 인코더 인터페이스 레퍼런스 디자인
The design utilizes a 16-bit dual sample ADC with drop-in compatible 14- or 12-bit versions available, (...)
TIDA-00178 — Sitara AM437x와 Sin/Cos 인코더의 인터페이스 레퍼런스 디자인
The design utilizes a 16-bit dual sample ADC with drop-in compatible 14- or 12-bit versions available, (...)
TIDA-00202 — HIPERFACE 위치 인코더 인터페이스 레퍼런스 디자인
TIDA-00368 — 차동 ADC/MCU와 전류 출력 홀 센서 및 CT의 인터페이스를 위한 레퍼런스 디자인
TIDA-00187 — 진정한 제로 볼트를 포함하도록 완전 차동 증폭기를 위한 레일 투 레일 출력 범위 확장
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
SOIC (D) | 8 | Ultra Librarian |
VSSOP (DGK) | 8 | Ultra Librarian |
WQFN (RUN) | 10 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치