인터페이스 LVDS, M-LVDS 및 PECL IC

DS90LV028AQ-Q1

활성

오토모티브 LVDS 듀얼 차동 라인 리시버

제품 상세 정보

Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 3.3 Signaling rate (Mbps) 400 Input signal LVDS Output signal LVTTL, TTL Rating Automotive, Catalog Operating temperature range (°C) -40 to 125
Function Receiver Protocols LVDS Number of transmitters 0 Number of receivers 2 Supply voltage (V) 3.3 Signaling rate (Mbps) 400 Input signal LVDS Output signal LVTTL, TTL Rating Automotive, Catalog Operating temperature range (°C) -40 to 125
SOIC (D) 8 29.4 mm² 4.9 x 6
  • AECQ-100 Qualified for Automotive Applications
    • Temperature Grade 1: -40°C to +125°C TA
  • >400 Mbps (200 MHz) Switching Rates
  • 50 ps Differential Skew (Typical)
  • 0.1 ns Channel-to-Channel Skew (Typical)
  • 2.5 ns Maximum Propagation Delay
  • 3.3V Power Supply Design
  • Flow-Through Pinout
  • Power Down High Impedance on LVDS Inputs
  • Low Power design (18 mW at 3.3 V static)
  • LVDS Inputs Accept LVDS/CML/LVPECL Signals
  • Conforms to ANSI/TIA/EIA-644 Standard
  • Available in SOIC Package
  • AECQ-100 Qualified for Automotive Applications
    • Temperature Grade 1: -40°C to +125°C TA
  • >400 Mbps (200 MHz) Switching Rates
  • 50 ps Differential Skew (Typical)
  • 0.1 ns Channel-to-Channel Skew (Typical)
  • 2.5 ns Maximum Propagation Delay
  • 3.3V Power Supply Design
  • Flow-Through Pinout
  • Power Down High Impedance on LVDS Inputs
  • Low Power design (18 mW at 3.3 V static)
  • LVDS Inputs Accept LVDS/CML/LVPECL Signals
  • Conforms to ANSI/TIA/EIA-644 Standard
  • Available in SOIC Package

The DS90LV028AQ is a dual CMOS differential line receiver designed for applications requiring ultra low power dissipation, low noise and high data rates. The device is designed to support data rates in excess of 400 Mbps (200 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.

The DS90LV028AQ accepts low voltage (350 mV typical) differential input signals and translates them to 3 V CMOS output levels. The DS90LV028AQ has a flow-through design for easy PCB layout.

The DS90LV028AQ and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

The DS90LV028AQ is a dual CMOS differential line receiver designed for applications requiring ultra low power dissipation, low noise and high data rates. The device is designed to support data rates in excess of 400 Mbps (200 MHz) utilizing Low Voltage Differential Signaling (LVDS) technology.

The DS90LV028AQ accepts low voltage (350 mV typical) differential input signals and translates them to 3 V CMOS output levels. The DS90LV028AQ has a flow-through design for easy PCB layout.

The DS90LV028AQ and companion LVDS line driver DS90LV027AQ provide a new alternative to high power PECL/ECL devices for high speed point-to-point interface applications.

다운로드 스크립트와 함께 비디오 보기 비디오

관심 가지실만한 유사 제품

open-in-new 대안 비교
비교 대상 장치와 동일한 기능을 지원하는 핀 대 핀
DS90LV028A-Q1 활성 오토모티브 LVDS 듀얼 차동 라인 리시버 This product offers the same functionality in a 79% smaller package.

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
5개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet DS90LV028AQ-Q1 Automotive LVDS Dual Differential Line Receiver datasheet (Rev. I) PDF | HTML 2020/06/22
Application brief LVDS to Improve EMC in Motor Drives 2018/09/27
Application brief How Far, How Fast Can You Operate LVDS Drivers and Receivers? 2018/08/03
Application brief How to Terminate LVDS Connections with DC and AC Coupling 2018/05/16
Application note An Overview of LVDS Technology 1998/10/05

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

DS90LV027A-28AEVM — 듀얼 채널 LVDS 드라이버 및 리시버 평가 모듈

DS90LV027A-28A는 텍사스 인스트루먼트의 DS90LV027A LVDS 듀얼 차동 드라이버 및 DS90LV028A LVDS 듀얼 차동 라인 리시버의 성능 및 기능 평가를 위해 설계된 평가 모듈(EVM)입니다. 이 키트를 사용하여 사용자는 DS90LV027A 및 DS90LV028A에서 지원하는 출력 파형 특성 및 신호 무결성을 빠르게 평가할 수 있습니다. 헤더 핀을 사용하면 DS90LV027A 및 DS90LV028A 입력 및 출력에 액세스할 수 있으며, 성능 평가를 위해 실험실 장비 또는 사용자 시스템에 연결할 수도 있습니다.

TI.com에서 구매할 수 없음
시뮬레이션 모델

DS90LV028A IBIS Model

SNLM018.ZIP (4 KB) - IBIS Model
시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
레퍼런스 디자인

TIDA-01021 — DSO, 레이더 및 5G 무선 테스터용 멀티 채널 JESD204B 15GHz 클로킹 레퍼런스 디자인

고속 멀티 채널 애플리케이션에는 최적의 시스템 SNR, SFDR 및 ENOB를 달성하기 위해 채널 간 스큐를 관리할 수 있는 정밀한 클로킹 솔루션이 필요합니다. 이 레퍼런스 설계는 VCO가 통합된 TI의 LMX2594 광대역 PLL을 활용하여 JESD204B 인터페이스를 위한 10MHz~15GHz 클록과 SYSREF를 생성하여 별도의 보드에서 두 개의 고속 채널을 지원할 수 있습니다. 10KHz 오프셋 위상 잡음은 15GHz 클록 주파수의 경우 -104dBc/Hz 미만입니다.  TI의 ADC12DJ3200 고속 컨버터 EVM을 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01022 — DSO, 레이더, 5G 무선 테스트 시스템용 유연한 3.2GSPS 멀티 채널 AFE 레퍼런스 설계

이 고속 멀티 채널 데이터 캡처 레퍼런스 설계는 최적의 시스템 성능을 구현합니다. 시스템 설계자는 고속 멀티 채널 클록 생성을 위한 클록 지터 및 스큐와 같은 중요한 설계 매개 변수를 고려해야 합니다. 이는 전체 시스템 SNR, SFDR, 채널 간 스큐 및 결정적 지연 시간에 영향을 미칩니다. 이 레퍼런스 설계는 JESD204B를 지원하는 고속 데이터 컨버터, 고속 증폭기, 고성능 클록 및 저잡음 전력 솔루션을 사용하여 최적의 시스템 성능을 달성하는 멀티다중 채널 AFE 및 클록 솔루션을 보여줍니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01023 — 레이더 및 5G 무선 테스터용 다채널 JESD204B 클록 생성 레퍼런스 설계

고속 멀티 채널 애플리케이션에는 최적의 시스템 SNR, SFDR 및 ENOB를 달성하기 위해 정밀한 채널 간 스큐 조정이 가능한 저잡음 및 확장형 클로킹 솔루션이 필요합니다. 이 레퍼런스 설계에서는 하나의 마스터와 여러 슬레이브 클로킹 장치를 사용하여 다채널 JESD204B 동기화 클록을 지원합니다. 이 설계는 TI의 LMK04828 클록 지터 클리너와 VCO가 통합된 LMX2594 광대역 PLL을 사용하는 멀티 채널 JESD204B 클록을 제공하여 10ps 미만의 클록 간 스큐를 달성합니다. 이 설계는 3GSPS에서 TI의 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01024 — 레이더 및 5G 무선 테스터용 다채널 JESD204B 데이지 체인 클록 레퍼런스 설계

고속 멀티 채널 애플리케이션에는 최적의 시스템 SNR, SFDR 및 ENOB를 달성하기 위해 정밀한 채널 간 스큐 조정이 가능한 저잡음 및 확장형 클로킹 솔루션이 필요합니다. 이 레퍼런스 설계는 데이지 체인 구성에서 JESD204B 동기화 클록을 확장하는 것을 지원합니다. 이 설계는 TI의 LMK04828 클록 지터 클리너와 VCO가 통합된 LMX2594 광대역 PLL을 사용하는 멀티 채널 JESD204B 클록을 제공하여 10ps 미만의 클록 간 스큐를 달성합니다. 이 설계는 3GSPS에서 TI의 ADC12DJ3200 EVM으로 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01027 — 12.8GSPS 데이터 수집 시스템의 성능을 극대화하는 저잡음 전원 공급 장치 레퍼런스 설계

이 레퍼런스 설계는 12.8GSPS 이상을 지원하는 초고속 DAQ(데이터 수집) 시스템을 위한 효율적인 저잡음 5레일 전원 공급 장치 설계를 보여줍니다. 전원 공급 장치 DC/DC 컨버터는 입력 전류 리플과 제어 주파수 콘텐츠를 최소화하기 위해 주파수 동기화 및 위상 전환을 거쳤습니다. 고성능 HotRod™ 패키징 기술을 사용하여 모든 잠재적 방사 전자기 간섭(EMI)을 최소화합니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-01028 — 고속 오실로스코프 및 광대역 디지타이저를 위한 12.8GSPS 아날로그 프론트 엔드 레퍼런스 설계

이 레퍼런스 설계는 12.8GSPS 샘플링 속도를 달성하기 위한 인터리브 RF 샘플링 ADC(아날로그-디지털 컨버터)의 실제 예제를 제공합니다. 이를 위해 두 개의 RF 샘플링 ADC를 타임 인터리빙합니다. 인터리빙을 위해서는 ADC 간에 위상 변이가 필요하며, 이 레퍼런스 설계에서는 ADC12DJ3200의 무잡음 개구 지연 조정(tAD Adjust) 기능을 사용하여 이를 수행합니다. 이 기능은 인터리브 ADC의 일반적인 불일치를 최소화하는 데에도 사용됩니다. 즉, SNR, ENOB 및 SFDR 성능을 극대화합니다. 이 레퍼런스 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-010128 — 12비트 디지타이저용 확장 가능한 20.8GSPS 레퍼런스 설계

이 레퍼런스 설계에서는 타임 인터리브 구성에서 RF 샘플링 ADC(아날로그-디지털 컨버터)를 사용하는 20.8GSPS 샘플링 시스템에 대해 설명합니다. 타임 인터리브 방법은 샘플 레이트를 높이는 입증된 전통적인 방법이지만, 성능을 달성하기 위해서는 개별 ADC 오프셋, 게인 및 샘플링 시간 불일치를 정합하는 것이 중요합니다. 인터리브의 복잡성은 샘플링 클록이 높을수록 증가합니다. ADC 간의 위상 정합은 더 나은 SFDR 및 ENOB를 달성하는 데 중요한 사양 중 하나입니다. 이 레퍼런스 설계에서는 20.8GSPS 인터리브 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-010122 — 멀티 채널 RF 시스템용 데이터 컨버터 DDC 및 NCO 기능을 동기화하는 레퍼런스 설계

이 레퍼런스 설계는 mMIMO(massive multiple input multiple output, 대규모 다중 입력 다중 출력), 위상 어레이 레이더 및 통신 페이로드 같은 새로운 5G 적응 애플리케이션과 관련한 동기화 설계 문제를 해결합니다. 일반적인 RF 프런트 엔드에는 아날로그 도메인에서 안테나 LNA(저잡음 증폭기), 믹서, LO(로컬 오실레이터), 디지털 도메인에서 아날로그-디지털 컨버터, NCO(숫자 제어 오실레이터) 및 DDC(디지털 다운 컨버터) 등이 포함되어 있습니다. 전체 시스템 동기화를 달성하려면 이 디지털 (...)
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-010132 — 레이더 애플리케이션을 위한 멀티 채널 RF 트랜시버 레퍼런스 설계

8채널 AFE(아날로그 프론트 엔드)인 이 레퍼런스 설계는 16채널 이상으로 확장할 수 있는 AFE7444 4채널 RF 트랜시버 2개와 LMK04828 - LMX2594 기반 클로킹 서브시스템을 사용합니다. 각 AFE 채널은 2.6GHz에서 75dB을 초과하는 동적 범위로 10ps 미만의 스큐로 동기화된 14비트 9GSPS DAC와 3GSPS ADC로 구성됩니다.
Design guide: PDF
회로도: PDF
레퍼런스 디자인

TIDA-010131 — 레이더 및 무선 5G 테스터용 멀티 채널 RF 트랜시버 클로킹 레퍼런스 설계

위상 배열 레이더, 무선 통신 테스터 및 전자전 같은 고속 완제품을 위한 아날로그 프론트 엔드에는 동기화된 다중 트랜시버 신호 체인이 필요합니다. 각 트랜시버 신호 체인에는 고속, ADC(아날로그-디지털 컨버터), DAC(디지털-아날로그 컨버터) 및 클록 서브시스템이 포함됩니다. 클록 서브시스템은 정확한 지연 조정이 가능한 저잡음 샘플링 클록을 제공하여 신호 대 잡음 비율(SNR), SFDR(스퓨리어스 프리 동적 범위), IMD3, ENOB(유효 비트 수) 등과 같은 최적의 시스템 성능과 가장 낮은 채널 간 스큐를 달성합니다. (...)
Design guide: PDF
회로도: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
SOIC (D) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상