UCC37321
Einkanal-Gate-Treiber für 9 A/9 A mit invertierendem Eingang, geteilten Ausgängen und Aktivierung
UCC37321
- Industry-Standard Pin-Out With Addition of Enable Function
- High-Peak Current Drive Capability of ±9 A at theMiller plateau region Using TrueDrive
- Efficient Constant Current Sourcing Using a Unique BiPolar and CMOS Output Stage
- TTL/CMOS Compatible Inputs Independent of Supply Voltage
- 20-ns Typical Rise and Fall Times With 10-nF Load
- Typical Propagation Delay Times of 25 ns With Input Falling and 35 ns With Input Rising
- 4-V to 15-V Supply Voltage
- Available in Thermally Enhanced MSOP PowerPAD™ Package With 4.7°C/W θjc
- Rated From –40°C to +105°C
- Pb-Free Finish (CU NIPDAU) on 8-pin SOIC and PDIP Packages
The UCC2732x/UCC3732x family of high-speed drivers deliver 9 A of peak drive current in an industry standard pinout. These drivers can drive the largest of MOSFETs for systems requiring extreme Miller current due to high dV/dt transitions. This eliminates additional external circuits and can replace multiple components to reduce space, design complexity, and assembly cost. Two standard logic options are offered, inverting (UCC37321) and noninverting (UCC37322).
Ähnliche Produkte, die für Sie interessant sein könnten
Technische Dokumentation
Typ | Titel | Datum | ||
---|---|---|---|---|
* | Data sheet | UCC2732x/UCC3732x Single 9-A High-Speed Low-Side Mosfet Driver With Enable datasheet (Rev. I) | PDF | HTML | 28 Nov 2023 |
Application note | Review of Different Power Factor Correction (PFC) Topologies' Gate Driver Needs | PDF | HTML | 22 Jan 2024 | |
Application brief | External Gate Resistor Selection Guide (Rev. A) | 28 Feb 2020 | ||
Application brief | Understanding Peak IOH and IOL Currents (Rev. A) | 28 Feb 2020 | ||
Application brief | How to overcome negative voltage transients on low-side gate drivers' inputs | 18 Jan 2019 | ||
More literature | Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) | 29 Okt 2018 | ||
Selection guide | Power Management Guide 2018 (Rev. R) | 25 Jun 2018 |
Design und Entwicklung
Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.
PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool
Gehäuse | Pins | CAD-Symbole, Footprints und 3D-Modelle |
---|---|---|
HVSSOP (DGN) | 8 | Ultra Librarian |
PDIP (P) | 8 | Ultra Librarian |
SOIC (D) | 8 | Ultra Librarian |
Bestellen & Qualität
- RoHS
- REACH
- Bausteinkennzeichnung
- Blei-Finish/Ball-Material
- MSL-Rating / Spitzenrückfluss
- MTBF-/FIT-Schätzungen
- Materialinhalt
- Qualifikationszusammenfassung
- Kontinuierliches Zuverlässigkeitsmonitoring
- Werksstandort
- Montagestandort
Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.
Support und Schulungen
TI E2E™-Foren mit technischem Support von TI-Ingenieuren
Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.
Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.