TPS2592ZA
- 4.5-V to 18-V Protection
- Integrated 28-mΩ Pass MOSFET
- Absolute Maximum Voltage of 20 V
- 1-A to 2.1-A Adjustable ILIMIT
- Reverse Current Blocking Support
- Programmable OUT Slew Rate, UVLO
- Built-in Thermal Shutdown
- Safe during Single Point Failure Test (UL60950)
- Small Foot Print – 10L (3 mm × 3 mm) VSON
The TPS2592xx family of eFuses is a highly integrated circuit protection and power management solution in a tiny package. The devices use few external components and provide multiple protection modes. They are a robust defense against overloads, shorts circuits, voltage surges, excessive inrush current, and reverse current.
Current limit level can be set with a single external resistor. Applications with particular voltage ramp requirements can set dV/dT pin with a single capacitor to ensure proper output ramp rates.
Many systems, such as SSDs, must not allow holdup capacitance energy to dump back through the FET body diode onto a drooping or shorted input bus. The BFET pin is for such systems. An external NFET can be connected “Back to Back (B2B)” with the TPS2592 output and the gate driven by BFET to prevent current flow from load to source.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | TPS2592Zx 4.5-V to 18-V eFuse with Blocking FET Control datasheet | PDF | HTML | 2014/12/03 |
User guide | TPS2592XXEVM-531 EVM: Evaluation Module for TPS2592XX (Rev. A) | 2013/11/20 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
TPS2592ZA Unencrypted PSpice Transient Model Package (Rev. B)
TVS-RECOMMENDATION-CALC — TVS diode recommendation tool
지원되는 제품 및 하드웨어
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
PMP9730 — 동기 정류를 지원하는 범용 AC 입력, 12V/3A 단상 PFC 플라이백 레퍼런스 디자인
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
VSON (DRC) | 10 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치