XMICR-3P-LMX2572
概要
X-MWblocks consist of RF and Microwave “Drop-In” components that can be used individually for prototyping or in production assemblies. X-MWblocks are easy to test, integrate, align, and configure to 60 GHz and beyond. No messy Sweat Soldering or Silver Epoxy processes are required. X-MWblocks are highly characterized with S-Parameter models and connect with a patented solder-less interconnect technology.
This X-MWblock incorporates the LMX2572 phased lock loop with integrated VCO. The LMX2572 is a 6.4-GHz low-power wideband RF synthesizer.
購入と開発の開始
PLLATINUMSIM-SW — PLLatinum Sim Tool
製品
クロック・バッファ
クロック・ジェネレータ
クロック ジッタ クリーナ
Oscillators
ハードウェア開発
評価ボード
リリース情報
Bug fixes
最新情報
- Added LMK6H/D/C/P family of oscillators
- Added LMK61 oscillator
- Added LMK3H oscillator
- Added LMX1205
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.9 installer binary for Windows operating system
製品
クロック・ジェネレータ
クロック・バッファ
Oscillators
クロック ジッタ クリーナ
クロック ネットワーク シンクロナイザ
RF PLL / シンセサイザ
ハードウェア開発
評価ボード
ドキュメント
TICS Pro 1.7.7.9 Release Notes
TICS Pro 1.7.7.9 Software Manifest
リリース情報
NOTE: v1.7.7.8 was withdrawn due to the installer being built with an older version of several profiles. v1.7.7.9 includes the correct files, and is otherwise identical to v1.7.7.8.
Bug Fixes
- Start Page: dimming improvements for unused input references, force FB config 1 only and require manual copying for FB config 2
- Validation Page: DPLL LOFL validation registers for FB2 are programmed for cases where FB2 is used
- ZDM Page: Added relative time calculations for DPLLx_PH_OFFSET
- Programming Page: Added DPLL loop filter register generator, clearly indicate ROM-only registers for post-EEPROM boot sequence
- LMK5B12212 will now calculate loop filter values
- LMK5B12212 and LMK5C12212A "Read Status" and "Read RO Regs" buttons fixed
- LMK5B12212 and LMK5C12212A corrected PLL1 VCO post-divider frequency on OUT0&1, OUT2&3 pages
- Improved accuracy of frequency error warnings
- Frequency Planner: OUT0/OUT1 CMOS and LDO voltage are now correctly set, REFx for OUT0 or OUT1 is now correctly set
- ZDM configuration now fails more gracefully for unsupported non-integer input/output attempts
Known Issues
- NEW: LMK5B and LMK5C family - In some cases, "Assign Selected VCO Settings to Device" and "Apply Output Clock Settings to Device" may need to be pressed twice for certain cascaded configurations to display correctly
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
関連する設計リソース
ハードウェア開発
評価ボード
ソフトウェア開発
アプリケーション・ソフトウェアとフレームワーク
サポートとトレーニング
ビデオ・シリーズ
ビデオをすべて表示ビデオ
免責事項
(TI 以外のサイトへのリンクを含め) 上記の特定の情報とリソースは、サード・パーティーのパートナーから提供されていることがあり、利用者の便宜を図る目的で掲載しています。TI は、かかる情報や資料の提供者ではなく、それらの内容に責任を負うこともありません。利用者は、意図している用途との適合性について、かかる情報や資料を自分自身で注意深く評価するものとします。かかる資料やリソースのここへの掲載は、TI による任意のサード・パーティー企業の承認を暗黙的に意味するものではなく、単独、もしくは TI のいかなる製品やサービスとの組み合わせにおいて、サード・パーティーの製品またはサービスの適合性に関する保証または表明として解釈してはならないものとします。