제품 상세 정보

Number of channels 1 Vs (max) (V) 36 Vs (min) (V) 2.2 Input offset (±) (max) (µV) 250 Voltage gain (min) (V/V) 5 Voltage gain (max) (V/V) 10000 Noise at 1 kHz (typ) (nV√Hz) 60 Features Low power CMRR (min) (dB) 83 Input offset drift (±) (max) (µV/°C) 3 Input bias current (±) (max) (nA) 25 Iq (typ) (mA) 0.06 Bandwidth at min gain (typ) (MHz) 0.12 Gain error (±) (max) (%) 0.5 Operating temperature range (°C) -40 to 85 Rating Catalog Type Resistor Gain nonlinearity (±) (max) (%) 0.002 Output swing headroom (to negative supply) (typ) (V) 0.1 Output swing headroom (to positive supply) (typ) (V) -0.05 Input common mode headroom (to negative supply) (typ) (V) 0 Input common mode headroom (to positive supply) (typ) (V) -1.6 Noise at 0.1 Hz to 10 Hz (typ) (µVPP) 2
Number of channels 1 Vs (max) (V) 36 Vs (min) (V) 2.2 Input offset (±) (max) (µV) 250 Voltage gain (min) (V/V) 5 Voltage gain (max) (V/V) 10000 Noise at 1 kHz (typ) (nV√Hz) 60 Features Low power CMRR (min) (dB) 83 Input offset drift (±) (max) (µV/°C) 3 Input bias current (±) (max) (nA) 25 Iq (typ) (mA) 0.06 Bandwidth at min gain (typ) (MHz) 0.12 Gain error (±) (max) (%) 0.5 Operating temperature range (°C) -40 to 85 Rating Catalog Type Resistor Gain nonlinearity (±) (max) (%) 0.002 Output swing headroom (to negative supply) (typ) (V) 0.1 Output swing headroom (to positive supply) (typ) (V) -0.05 Input common mode headroom (to negative supply) (typ) (V) 0 Input common mode headroom (to positive supply) (typ) (V) -1.6 Noise at 0.1 Hz to 10 Hz (typ) (µVPP) 2
PDIP (P) 8 92.5083 mm² 9.81 x 9.43 SOIC (D) 8 29.4 mm² 4.9 x 6
  • Low quiescent current: 60µA
  • Wide power supply range: 2.2V to 36V
  • Rail-to-rail output swing
  • Low offset voltage: 250µV maximum
  • Low offset drift: 3µV/°C maximum
  • Low noise: 60nV/√Hz
  • Low input bias current: 25nA maximum
  • Packages
    • 4.9mm × 6mm SOIC
    • 9.81mm × 9.43mm PDIP
  • Low quiescent current: 60µA
  • Wide power supply range: 2.2V to 36V
  • Rail-to-rail output swing
  • Low offset voltage: 250µV maximum
  • Low offset drift: 3µV/°C maximum
  • Low noise: 60nV/√Hz
  • Low input bias current: 25nA maximum
  • Packages
    • 4.9mm × 6mm SOIC
    • 9.81mm × 9.43mm PDIP

The INA122 is a precision instrumentation amplifier for accurate, low-noise differential signal acquisition. The two-op-amp design provides excellent performance with very low quiescent current (60µA), and is designed for portable instrumentation and data acquisition systems. The INA122 can be operated with single or dual power supplies from 2.2V to 36V.

A single external resistor sets gain from 5V/V to 10000V/V. Laser trimming provides very low offset voltage (250µV maximum), offset voltage drift (3µV/°C maximum) and excellent common-mode rejection.

Package options include 8-pin plastic DIP and SOIC surface-mount packages. Both packages are specified for the −40°C to +85°C temperature range.

The INA122 is a precision instrumentation amplifier for accurate, low-noise differential signal acquisition. The two-op-amp design provides excellent performance with very low quiescent current (60µA), and is designed for portable instrumentation and data acquisition systems. The INA122 can be operated with single or dual power supplies from 2.2V to 36V.

A single external resistor sets gain from 5V/V to 10000V/V. Laser trimming provides very low offset voltage (250µV maximum), offset voltage drift (3µV/°C maximum) and excellent common-mode rejection.

Package options include 8-pin plastic DIP and SOIC surface-mount packages. Both packages are specified for the −40°C to +85°C temperature range.

다운로드 스크립트와 함께 비디오 보기 비디오

기술 자료

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
5개 모두 보기
상위 문서 유형 직함 형식 옵션 날짜
* Data sheet INA122 Single Supply, Micropower Instrumentation Amplifier datasheet (Rev. B) PDF | HTML 2025/12/18
Application note Importance of Input Bias Current Return Paths in Instrumentation Amplifier Apps PDF | HTML 2021/07/27
E-book The Signal e-book: A compendium of blog posts on op amp design topics 2017/03/28
Analog Design Journal 4Q 2015 Analog Applications Journal 2015/10/30
Analog Design Journal VCM vs. VOUT plots for instrumentation amplifiers with two op amps 2015/10/30

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

INAEVM — 범용 계측 증폭기 평가 모듈

The universal INAEVM (Instrumentation Amplifier Evaluation Module) is available in two package options that simplify prototyping precision instrumentation amplifiers in either the SO-8 (D) package or the MSOP-8(DGK) package with the pinout shown.  See the chart in the user guide (...)

사용 설명서: PDF | HTML
시뮬레이션 모델

INA122 PSpice Model

SBOMCD7.ZIP (24 KB) - PSpice Model
시뮬레이션 모델

INA122 TINA-TI Reference Design (Rev. B)

SBOC142B.TSC (67 KB) - TINA-TI Reference Design
시뮬레이션 모델

INA122 TINA-TI Spice Model (Rev. A)

SBOM211A.ZIP (4 KB) - TINA-TI Spice Model
계산 툴

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

시뮬레이션 툴

PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®

TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 착수하기 (...)
시뮬레이션 툴

TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램

TINA-TI provides all the conventional DC, transient and frequency domain analysis of SPICE and much more. TINA has extensive post-processing capability that allows you to format results the way you want them. Virtual instruments allow you to select input waveforms and probe circuit nodes voltages (...)
사용 설명서: PDF
패키지 CAD 기호, 풋프린트 및 3D 모델
PDIP (P) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상