ADS8920B
- Resolution: 16-Bits
- High Sample Rate With No Latency Output:
- ADS8920B: 1-MSPS
- ADS8922B: 500-kSPS
- ADS8924B: 250-kSPS
- Integrated LDO Enables Single-Supply Operation
- Low Power Reference Buffer with No Droop
- Excellent AC and DC Performance:
- SNR: 96.8-dB, THD: –125-dB
- INL: ±0.25-LSB
- DNL: ±0.2-LSB, 16-Bit No-Missing-Codes
- Wide Input Range:
- Unipolar Differential Input Range: ±VREF
- VREF Input Range: 2.5-V to 5-V
- Single-Supply, Low-Power Operation
- Enhanced-SPI Digital Interface
- Interface SCLK: 18-MHz at 1-MSPS
- Configurable Data Parity Output
- Extended Temperature Range: –40°C to +125°C
- Small Footprint: 4-mm × 4-mm VQFN
The ADS8920B, ADS8922B, and ADS8924B (ADS892xB) belong to a family of pin-to-pin compatible, high-speed, single-channel, high-precision, 16-bit successive approximation register (SAR) based analog-to-digital convertors (ADCs) with an integrated reference buffer and integrated low-dropout regulator (LDO). The device family includes the ADS890xB (20-bit) and ADS891xB (18-bit) resolution variants.
The ADS89xxB boost analog performance while maintaining high-resolution data transfer by using TI’s Enhanced-SPI feature. Enhanced-SPI enables the ADS89xxB to achieve high throughput at lower clock speeds, thereby simplifying the board layout and lowering system cost. Enhanced-SPI also simplifies clocking-in of data, thereby making this device ideal for applications involving FPGAs, DSPs. The ADS89xxB is compatible with a standard SPI Interface.
The ADS89xxB has an internal data parity feature that can be appended to the ADC data output. ADC data validation by the host, using parity bits, improves system reliability.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | ADS892xB 16-Bit, High-Speed SAR ADCs With Integrated Reference Buffer, and Enhanced Performance Features datasheet (Rev. B) | PDF | HTML | 2017/08/08 |
Application note | Attenuator Amplifier Design to Maximize the Input Voltage of Differential ADCs | 2018/06/14 | ||
Application brief | Improving Input Settling for Precision Data Converters | 2017/12/12 | ||
Application brief | Optimizing Data Transfer on High-Resolution, High-Throughput Data Converters | 2017/12/12 | ||
Application brief | Simplify Isolation Designs Using an Enhanced-SPI ADC Interface | 2017/12/11 | ||
White paper | Enabling Faster, Smarter, and More Robust Solutions for SAR ADSx With multiSPI | 2016/11/08 | ||
EVM User's guide | ADS8920BEVM-PDK User's Guide | 2016/07/25 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ADS8900BEVM-PDK — ADS8900B 완전 차동 입력, 20비트 SAR ADC EVM 성능 데모 키트(PDK)
ADS8900B EVM(평가 모듈)과 PDK(성능 시연 키트)는 완전한 차동 입력 20비트 1MSPS 장치인 ADS8900B SAR(연속 근사 레지스터) ADC(아날로그-디지털 컨버터)의 성능 평가용 플랫폼입니다. ADS8900BEVM-PDK 에는 ADS8900B EVM 보드, 그리고 함께 제공되는 컴퓨터 소프트웨어를 지원하는 PHI(정밀 호스트 인터페이스) 컨트롤러 보드가 포함되어 있습니다.
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
지원되는 제품 및 하드웨어
제품
정밀 연산 증폭기(Vos<1mV)
범용 연산 증폭기
오디오 연산 증폭기
트랜스임피던스 증폭기
고속 연산 증폭기(GBW ≥ 50MHz)
전력 연산 증폭기
비디오 증폭기
라인 드라이버
트랜스컨덕턴스 증폭기 및 레이저 드라이버
완전 차동 증폭기
정밀 ADC
바이오센싱 AFE
고속 ADC(≥10 MSPS)
리시버
터치스크린 컨트롤러
차동 증폭기
계측 증폭기
오디오 라인 리시버
아날로그 전류 감지 증폭기
디지털 전원 모니터
션트 레지스터 통합 아날로그 전류 감지 증폭기
션트 레지스터가 통합된 디지털 전원 모니터
다이 및 웨이퍼 서비스
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
TINA-TI — SPICE 기반 아날로그 시뮬레이션 프로그램
TIPD211 — 테스트 및 측정 애플리케이션을 위한 20비트, 1MSPS, 4채널 소형 폼 팩터 설계 레퍼런스 디자인
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
VQFN (RGE) | 24 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.