ADS5292
- Maximum Sample Rate: 80 MSPS/12-Bit
- High Signal-to-Noise Ratio
- 70-dBFS SNR at 5 MHz/80 MSPS
- 71.5-dBFS SNR at 5 MHz/80 MSPS and Decimation Filter = 2
- 85-dBc SFDR at 5 MHz/80 MSPS
- Low Power Consumption
- 48 mW/CH at 50 MSPS
- 54 mW/CH at 65 MSPS
- 66 mW/CH at 80 MSPS (2 LVDS Wire Per Channel)
- Digital Processing Block
- Programmable FIR Decimation Filter and Oversampling to Minimize
Harmonic Interference - Programmable IIR High Pass Filter to Minimize DC Offset
- Programmable Digital Gain: 0 dB to 12 dB
- 2- or 4-=Channel Averaging
- Programmable FIR Decimation Filter and Oversampling to Minimize
- Flexible Serialized LVDS Outputs:
- One or Two wires of LVDS Output Lines per Channel Depending on ADC
Sampling Rate - Programmable Mapping Between ADC Input Channels and LVDS Output
Pins-Eases Board Design - Variety of Test Patterns to Verify Data Capture by
FPGA/Receiver
- One or Two wires of LVDS Output Lines per Channel Depending on ADC
- Internal and External References
- 1.8V Operation for Low Power Consumption
- Low-Frequency Noise Suppression
- Recovery From 6-dB Overload within 1 Clock Cycle
- Package: 12-mm × 12-mm 80-Pin QFP
Using CMOS process technology and innovative circuit techniques, the ADS5292 is a low power 80MSPS 8-Channel ADC. Low power consumption, high SNR, low SFDR, and consistent overload recovery allow users to design high performance systems.
The ADS5292 has a digital processing block that integrates several commonly used digital functions for improving system performance. It includes a digital filter module that has built-in decimation filters (with low-pass, high-pass and band-pass characteristics). The decimation rate is also programmable (by 2, by 4, or by 8). This makes it useful for narrow-band applications, where the filters can be used conveniently to improve SNR and knock-off harmonics, while at the same time reducing the output data rate. The device includes an averaging mode where two channels (or even four channels) can be averaged to improve SNR.
Serial LVDS outputs reduce the number of interface lines and enable the highest system integration. The digital data from each channel ADC can be output over one or two wires of LVDS output lines depending on the ADC sampling rate. This 2-wire interface helps keep the serial data rate low, allowing low cost FPGA based receivers to be used even at high sample rate. A unique feature is the programmable mapping module that allows flexible mapping between the input channels and the LVDS output pins. This helps greatly reduce the complexity of LVDS output routing and can potentially result in cheaper system boards by reducing the number of PCB layers.
The device integrates an internal reference trimmed to accurately match across devices. Best performance is expected to be achieved through the internal reference mode. The device can be driven with external references as well.
The device is available in a 12 mm × 12 mm 80-pin QFP. It is specified over a –40°C to 85°C operating temperature range. ADS5292 is completely pin-to-pin and register compatible to ADS5294.
기술 자료
유형 | 직함 | 날짜 | ||
---|---|---|---|---|
* | Data sheet | Octal Channel 12-Bit, 80 MSPS and Low-Power ADC datasheet (Rev. B) | 2012/07/25 | |
Application note | Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) | 2015/05/22 | ||
EVM User's guide | ADS5292 EVM (Rev. A) | 2015/03/05 | ||
Application note | Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) | 2013/07/19 | ||
Application note | Understanding Serial LVDS Capture in High-Speed ADCs | 2013/07/10 |
설계 및 개발
추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.
ADS5292EVM — ADS5292 평가 모듈
ADS5292 평가 모듈(EVM)은 다양한 클록 및 입력 조건에서 ADS5292를 테스트할 수 있는 유연한 환경을 제공합니다. 이 EVM을 사용하면 자체 필터를 설계하고, EVM에 해당 부품을 채우고, EVM 자체에서 성능을 확인할 수 있습니다.
SBAC120 — TIGAR Support Files
지원되는 제품 및 하드웨어
제품
고속 ADC(≥10 MSPS)
RF 리시버
하드웨어 개발
평가 보드
ANALOG-ENGINEER-CALC — PC software analog engineer's calculator
The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)
지원되는 제품 및 하드웨어
제품
정밀 연산 증폭기(Vos<1mV)
범용 연산 증폭기
오디오 연산 증폭기
트랜스임피던스 증폭기
고속 연산 증폭기(GBW ≥ 50MHz)
전력 연산 증폭기
비디오 증폭기
라인 드라이버
트랜스컨덕턴스 증폭기 및 레이저 드라이버
완전 차동 증폭기
정밀 ADC
바이오센싱 AFE
고속 ADC(≥10 MSPS)
터치스크린 컨트롤러
차동 증폭기
계측 증폭기
오디오 라인 리시버
아날로그 전류 감지 증폭기
디지털 전원 모니터
션트 레지스터 통합 아날로그 전류 감지 증폭기
션트 레지스터가 통합된 디지털 전원 모니터
다이 및 웨이퍼 서비스
RF 리시버
RF 트랜스미터
SBAC119 — TIGAR (Texas Instruments Graphical Evaluation of ADC Response Tool)
지원되는 제품 및 하드웨어
제품
고속 ADC(≥10 MSPS)
RF 리시버
하드웨어 개발
평가 보드
PSPICE-FOR-TI — TI 설계 및 시뮬레이션 툴용 PSpice®
TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
패키지 | 핀 | CAD 기호, 풋프린트 및 3D 모델 |
---|---|---|
HTQFP (PFP) | 80 | Ultra Librarian |
주문 및 품질
- RoHS
- REACH
- 디바이스 마킹
- 납 마감/볼 재질
- MSL 등급/피크 리플로우
- MTBF/FIT 예측
- 물질 성분
- 인증 요약
- 지속적인 신뢰성 모니터링
- 팹 위치
- 조립 위치
권장 제품에는 본 TI 제품과 관련된 매개 변수, 평가 모듈 또는 레퍼런스 디자인이 있을 수 있습니다.