ADC3910D065
シングル クロック サイクルのレイテンシ、最大 16 倍のデシメーション、デジタル コンパレータ搭載、10 ビット、2 チャネル、65MSPS ADC
データシート
ADC3910D065
- 最大 125MSPS のサンプリング レート
- レイテンシ:1 クロック サイクル
- 低消費電力 (2 チャネル):
- 125MSPS で 92mW
- 25MSPS で 59mW
- PD モードで 4mW
- 小さい占有面積:32-VQFN (4mm x 4mm)
- シングルまたはデュアル チャネル ADC
- デュアル デジタル コンパレータ
- 基準:内蔵または外付け
- ミッシング コードなし、±1 LSB INL
- バッファ付き、差動、またはシングル エンド入力
- 入力帯域幅:150MHz (3dB)
- 1.8V 単一電源
- オプションの 3.3VIO 機能
- 産業用温度範囲:-40~105℃
- オンチップ デジタル フィルタ (オプション)
- デシメーション比:2、4、8、16
- 並列 (SDR、DDR) およびシリアル CMOS インターフェイス
- スペクトル性能 (fIN = 5MHz):
- 信号対雑音比:61dBFS
- SFDR:65dBc
ADC3910Dx および ADC3910Sx は、超低消費電力、10 ビット、125MSPS の高速シングルおよびデュアル チャネル A/D コンバータ ファミリです。待ち時間 (レイテンシ) がわずか 1 クロック サイクルと短いため、高速な制御ループを実現できます。ADC の消費電力はわずか 92mW (125MSPS 時) であり、サンプリング レートを下げることで、消費電力を低減できます。
このデバイスは DDR、HDDR、SDR、またはシリアル CMOS インターフェイスを使用して、+1.8V~+3.3V のデータを出力し、各種レシーバ要件に対応します。本デバイスは、プログラム可能な高および低スレッショルド、ヒステリシス、イベント カウンタを備えたデジタル コンパレータを使用して、チャネルごとのイベント トリガ割り込みによるアナログ監視機能を実装しています。本デバイスは、8 ビットと 10 ビットの分解能と各種速度グレードがそろったピン互換の ADC ファミリです。このデバイスは 32 ピンの VQFN パッケージで供給され、-40~+105℃の工業用温度範囲に対応します。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC3910Dx および ADC3910Sx 10 ビット、25~125MSPS 低レイテンシ、低消費電力、小型、シングルおよびデュアル チャネル ADC、入力バッファ内蔵 データシート (Rev. A 翻訳版) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2024年 5月 15日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
ADC3910D125EVM — ADC3910D125 の評価基板
ADC3910D125EVM は、高速 A/D コンバータ (ADC) ファミリに属する ADC3910D125 の評価に使用できます。ADC3910D125EVM が搭載しているのは、10 ビット、デュアルチャネル ADC である ADC3910D125 と、最大 125MSPS で動作する LVCMOS インターフェイスです。ADC3910D125EVM を使用すると、デバイスの以下の速度グレード (サンプリング レート) を評価できます。25MSPS、65MSPS、125MSPS。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFN (RSM) | 32 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。